Präzisions-Leiterplattenherstellung, Hochfrequenz-Leiterplatten, mehrschichtige Leiterplatten und Leiterplattenbestückung.
Leiterplattentechnisch

Leiterplattentechnisch - Mehrere häufige Probleme beim PCB-Design

Leiterplattentechnisch

Leiterplattentechnisch - Mehrere häufige Probleme beim PCB-Design

Mehrere häufige Probleme beim PCB-Design

2021-10-17
View:404
Author:Downs

Die PCB-Design basiert auf dem Schaltplan, um die Funktionen zu realisieren, die der Schaltungsdesigner benötigt. Das Design der Leiterplatte bezieht sich hauptsächlich auf das Layout-Design, und das Layout externer Verbindungen muss berücksichtigt werden. Optimiertes Layout der internen elektronischen Komponenten. Optimiertes Layout von Metallverbindungen und Durchkontaktierungen. Elektromagnetischer Schutz. Verschiedene Faktoren wie Wärmeableitung. Ausgezeichnetes Layout-Design kann Produktionskosten sparen und eine gute Schaltungsleistung und Wärmeableitungsleistung erzielen. In der PCB-Design Prozess, Folgende Punkte sollten beachtet werden:

1. Überlappung der Pads

1. Die Überlappung der Pads (mit Ausnahme der Surface Mount Pads) bedeutet die Überlappung der Löcher. Während des Bohrvorgangs wird der Bohrer durch mehrfaches Bohren an einer Stelle gebrochen, was zu Schäden am Loch führt.

2. Zwei Löcher in der Mehrschichtplatte überlappen sich. Zum Beispiel ist ein Loch eine Isolationsscheibe und das andere Loch ein Verbindungspad (Blumenpad), so dass der Film nach dem Zeichnen des Films als Isolationsscheibe erscheint, was zu Schrott führt.

Zweitens der Missbrauch der Grafikebene

1. Einige nutzlose Verbindungen wurden auf einigen Grafikebenen hergestellt. Ursprünglich handelte es sich um eine vierschichtige Platine, die aber mit mehr als fünf Verdrahtungsschichten ausgelegt war, was zu Missverständnissen führte.

Leiterplatte

2. Es spart Schwierigkeiten beim Entwerfen. Nehmen Sie die Protel-Software als Beispiel, um die Board-Ebene zu verwenden, um die Linien auf jeder Ebene zu zeichnen, und verwenden Sie die Board-Ebene, um die Linien zu markieren, so dass, wenn die Lichtzeichnungsdaten durchgeführt werden, die Board-Ebene nicht ausgewählt ist und die Board-Ebene weggelassen wird. Die Verbindung ist unterbrochen oder kann aufgrund der Auswahl der Markierungslinie der Boardschicht kurzgeschlossen sein, so dass die Integrität und Klarheit der Grafikschicht während des Designs beibehalten werden.

3. Verletzung des konventionellen Designs, wie das Bauteiloberflächendesign auf der unteren Schicht und das Schweißoberflächendesign auf der Oberseite, das Unannehmlichkeiten verursacht.

Drittens, die zufällige Platzierung von Zeichen

1. Das SMD-Lötpad des Zeichenabdeckungspads bringt Unannehmlichkeiten zum Ein-Aus-Test der Leiterplatte und zum Löten der Komponenten.

Viertens, die Einstellung der einseitigen Pad Blende

1. Einseitige Pads werden im Allgemeinen nicht gebohrt. Wenn das Bohren markiert werden muss, sollte der Lochdurchmesser so ausgelegt sein, dass er Null ist. Wenn der Zahlenwert entworfen ist, dann erscheinen die Koordinaten des Bohrlochs an dieser Stelle, wenn die Bohrdaten generiert werden, und es gibt ein Problem.

Fünf, verwenden Sie Füllblöcke, um Pads zu zeichnen

Zeichenpads mit Füllblöcken können die DRC-Inspektion beim Entwurf der Schaltung bestehen, aber es ist nicht gut für die Verarbeitung. Daher, Leiterplattenprofing Pads können keine Lotmaskendaten direkt generieren. Wenn Lötstoff aufgetragen wird, Der Bereich des Füllblocks wird durch Lotresist abgedeckt., Schwieriges Schweißen der Geräte.

Sechstens ist die elektrische Bodenschicht auch ein Blumenpad und eine Verbindung

Da das Netzteil als Blumenpad ausgelegt ist, liegt die Bodenschicht gegenüber dem Bild auf der eigentlichen Leiterplatte. Alle Verbindungen sind isolierte Leitungen. Der Designer sollte sich darüber sehr klar sein. Übrigens, wenn Sie mehrere Sätze von Netzteilen oder Erdungsisolierungsleitungen zeichnen, sollten Sie darauf achten, keine Lücken zu hinterlassen, die beiden Sätze von Netzteilen kurzzuschalten oder den angeschlossenen Bereich zu blockieren (einen Satz von Netzteilen trennen).

Sieben, die Verarbeitungsstufe ist nicht klar definiert

1. Die einseitige Platte wird auf der TOP-Schicht entworfen. Wenn Vorder- und Rückseite nicht spezifiziert sind, kann es sein, dass die hergestellte Platine mit installierten Komponenten nicht einfach gelötet werden kann.

8. Es gibt zu viele Füllerblöcke im Design oder die Füllerblöcke werden mit sehr dünnen Linien gefüllt

1. Die Gerberdaten gehen verloren und die Gerberdaten sind unvollständig.

Neun, das Surface Mount Device Pad ist zu kurz

Das ist für den Kontinuitätstest. Für ein zu dichtes Oberflächenmontagegerät ist der Abstand zwischen den beiden Stiften ziemlich klein, und das PCB-Proofing-Pad ist auch ziemlich dünn. Der Prüfstift muss in einer versetzten Position installiert werden, wie z. B. Das Design des Pads ist zu kurz, obwohl es die Geräteinstallation nicht beeinflusst, aber es wird den Prüfstift versetzt.

10. Der Abstand von großflächigen Gittern ist zu klein

Die Kanten zwischen den gleichen Linien, die eine große Fläche von Gitterlinien bilden, sind zu klein (weniger als 0,3mm). Im Druckplattenherstellungsprozess ist es nach Abschluss des Bildübertragungsprozesses einfach, viele gebrochene Folien zu produzieren, die an der Platine befestigt sind und Drahtbruch verursachen.

11. Der Abstand zwischen der großflächigen Kupferfolie und dem äußeren Rahmen ist zu eng

Der Abstand zwischen der großflächigen Kupferfolie und dem äußeren Rahmen sollte mindestens 0,2mm betragen, denn beim Fräsen der Form der Kupferfolie ist es leicht, die Kupferfolie zu verziehen und das Lot dadurch abzufallen.

12. Das Design des Umrissrahmens ist nicht klar

Einige Kunden haben Konturlinien in Keepoutlayer entworfen, Brettschicht, Oben über Ebene, etc., und diese contour lines do not overlap, was es schwierig macht für Leiterplattenhersteller zu beurteilen, welche Konturlinie Vorrang hat.

13. Ungleichmäßiges Grafikdesign

Wenn Musterüberzug durchgeführt wird, ist die Überzugsschicht nicht einheitlich, was die Qualität beeinflusst.