在上執行線上功能測試時 PCB匯流排設備 ((如74245)), 由於其雙向輸入,測試失敗/輸出引脚可能會受到通過匯流排連接到它的其他設備的影響. 被測板通電後,匯流排設備可能處於啟用狀態, 使其輸出/輸入引脚不處於3態高阻抗狀態. 當測試匯流排設備中發生匯流排爭用時,測試結果視窗. 為了消除匯流排爭用的影響,並通過測試晶片的測試, 用戶必須隔離相關匯流排設備.
測試結果表明,74245的第3、4和9針沒有翻轉,測試失敗。 此時,用戶應根據引脚狀態檢查晶片每個引脚的動態阻抗,以確定是否有引脚對地短路或對地電阻非常低(小於5歐姆)。 從右上角的圖片中,您可以注意到第11、16和17個引脚對地的阻抗約為290歐姆,其他輸出和輸入引脚對地的阻抗在17-23歐姆之間。 前者表示引脚處於邏輯高狀態,後者表示引脚處於邏輯低狀態。 第二個引脚通過了測試,沒有受到匯流排爭用的影響,因為其輸出引脚可以承受連接設備的下拉效應。
用戶必須能够區分測試失敗是由匯流排爭用引起的還是由損壞的設備功能引起的。 在本例中,測試失敗的原因是匯流排爭用。 為了在設備上執行完整的測試,用戶必須隔離相關匯流排設備,並使其輸出引脚處於高阻抗狀態,而不影響被測設備。
當晶片的第3個管脚用作輸出管脚時,它被連接的晶片拉下,不能翻轉。 當引脚3用作輸入引脚時,由於QT200的最大驅動電流為650 mA,即使引脚3被其他晶片拉下,QT200仍然可以將引脚3拉至高電位,囙此可以測試引脚17。 如果晶片功能損壞,此時無法通過引脚17的輸出測試。
實際測試結果是第17針輸出測試通過, 顯然晶片的功能沒有損壞, 但是匯流排爭用問題.
如何確定哪個晶片導致PCB匯流排爭用並且必須隔離?
如果用戶有被測板的電路原理圖,首先找出連接到被測晶片的所有其他匯流排晶片。 通常,電路中的匯流排晶片可分為以下3類:
a、使能端子連接到其他晶片的輸出端子;
b、連接兩個或多個匯流排晶片的使能端子;
c、啟用端子直接連接到接地或+5v電源。
對於第一類匯流排晶片,應通過在QT200的飛線通道(從FC0到FC7)上設定相應的邏輯電平,為每個使能端子設定隔離,然後分別連接到這些使能端子; 對於匯流排晶片的第二種類型,僅提供一個隔離通道,其連接到其中一個晶片的使能端子; 對於第3種匯流排晶片,由於隔離通道無法在其啟用端子上實現反向驅動,囙此無法直接執行隔離設定。 一般的處理原則是先設定前兩種匯流排晶片,看被測晶片的測試結果是否滿意(即可以從結果中判斷晶片的質量),如果滿意,則不考慮隔離第3種匯流排晶片; 如果仍不滿意,則採取措施隔離第3類匯流排晶片。 通常,割線法用於將使能端子與接地或+5v電源斷開,然後將其隔離。
設定隔離點後,重新測試晶片。 如果測試通過,則逐個移除設定的隔離通道並重新測試。 當測試失敗時,隔離設定被删除的匯流排晶片是產生匯流排爭用的晶片。 重新連接晶片的隔離通道,並按照上述方法繼續檢查其他未確定的匯流排晶片。 直到最後找到所有需要隔離的匯流排晶片(在board learning模式下,啟動記事本,記錄哪些晶片需要隔離,以測試哪些匯流排晶片,這將在修復損壞的電路板時非常有幫助)。
如果用戶沒有電路圖,他可以使用QSM/VI測試方法中的掃描測試來找出連接到被測晶片的其他匯流排晶片。 具體方法是:從ICFT測試模式直接進入互動式QSM/VI測試視窗,自定義待測試晶片的名稱,將管脚數設定為40,量測頻率設定為312Hz,並使用QT200電纜進行電路跟踪(有兩個20針夾具), 將夾具1連接到功能測試的匯流排晶片(夾具的第一個引脚面對晶片的第一個引脚),並將夾具2連接到測試板上的任何其他匯流排晶片,然後開始掃描測試。 如果兩個晶片之間存在連接,它將顯示在荧幕上的視窗中。 其中,引脚1-20表示連接到夾具1的晶片,引脚21-40表示連接到夾具2的晶片。 如果視窗中的第5個引脚和第35個引脚標有L1符號,則表示第一個晶片的第5個引脚連接到第二個晶片的第15個引脚。
如何使用系統的數字示波器功能來判斷匯流排設備的質量?
測試匯流排設備時,如果無法通過隔離來判斷設備的質量,則可以使用此系統數字示波器(DSO)的最新功能進行測試。 基本操作方法如下:
重新焊接焊接在測試PCB上的晶體,使電路板具有正常的時鐘運行。
將測試探針連接到適當的通道(注意:所選探針通道因系統軟體的不同版本而异)
按下測試視窗工具列上的DSO鍵以啟動數字示波器模式。
打開被測設備的電源 PCB板
將探針依次連接到被測匯流排設備的不同引脚上,您可以在荧幕上看到被測引脚的實際訊號。 如果訊號從高變低,則表示引脚功能正常。 如果訊號電位固定在2v和1.8伏之間,則應特別注意引脚。 這可能是因為觸針的功能損壞,或者觸針是處於開路狀態的輸出觸針。 此時,可以檢測到晶體附近的7404晶片,因為該晶片通常用於時鐘電路。 用探針測試7404的輸出引脚,應該有一個波形訊號。 如果沒有,檢查被測PCB板的電源是否正常,晶體是否損壞。 注意,示波器在檢測時鐘訊號時應選擇100K阻抗,以避免對晶體振盪器電路的影響。
為了檢測引脚是否處於浮動狀態, 示波器的阻抗可選擇為10K. If the pin is indeed floating (its impedance is greater than 1 megaohm), 然後當探針接觸觸針時, 10K阻抗將引脚拉至低電平. 如果銷未保持浮動, 但有一個固定的水准, 探頭不會將其拉低. 從這個, 真實狀態 PCB引脚 可以判斷.