在裡面 PCB設計.提高敏感設備的抗干擾效能是指儘量減少從敏感設備一側拾取的干擾雜訊,並儘快從异常情况中恢復的方法.
提高敏感設備抗干擾效能的常見措施如下:
(1)佈線時儘量減少回路面積,以减少感應雜訊。
(2)接線時,電源線和地線應盡可能厚。 除了降低壓降外,更重要的是降低耦合雜訊。
(3)對於單片機的空閒輸入/輸出埠,不要浮動,但應接地或連接到電源。 其他集成電路的空閒端子接地或連接到電源,而不改變系統邏輯。
(4)在單片機中使用功率監測和看門狗電路,如IMP809、IMP706、IMP813、X25043、X25045等,可以大大提高整個電路的抗干擾效能。
(5)在速度滿足要求的前提下,儘量減少單片機的晶體振盪器,選擇低速數位電路。
(6)IC設備應盡可能直接焊接在電路板上,並且應减少使用IC插座。
為了實現良好的抗干擾, 我們經常看到在地面上有接地分區的接線方法 PCB板. 但並非所有的數位電路和類比電路都必須是地平面分割的. 因為這種劃分是為了减少雜訊干擾.
理論:數位電路中的總頻率高於類比電路中的總頻率,它們自身的訊號將與接地層形成回流(因為在訊號傳輸中,有各種銅線和銅線。例如電感和分佈電容),如果我們將接地線混合在一起, 然後,這種回流將在數位和類比電路中相互串擾。 我們的分離是為了讓它們只在我們內部形成回流。 它們僅通過零歐姆電阻或磁珠連接,因為它們最初是相同的物理接地。 現在接線將它們分開,最後應將它們連接起來。
如何分析它們是屬於數位部分還是類比部分? 當我們繪製PCB時,這個問題經常被過濾掉。 我個人的觀點是,判斷一個組件是類比還是數位的關鍵是看與其相關的主晶片是數位還是類比。 例如:電源可以向類比電路供電,則為類比部分,如果向單片機或數據晶片供電,則為數位部分。 當它們是相同的電源時,需要採用橋接方法將一個電源從另一個部件引入。 最典型的形式是D/A。它應該是一個半數位半類比的晶片。 我認為,如果數位輸入可以處理,其餘的可以繪製到類比部分。
類比電路涉及微弱的小訊號,但數位電路的閾值較高,對電源的要求低於類比電路。 在同時具有數位和類比電路的系統中,數位電路產生的雜訊將影響類比電路,並使類比電路的小訊號指數更差。 克服這一問題的方法是分離類比地和數位地。
對於低頻類比電路,除了加厚和縮短接地線外,對電路的每個部分使用一點接地是抑制接地線干擾的最佳選擇,主要是為了防止由於接地線的共同阻抗而導致元件之間的相互干擾。
對於高頻電路和數位電路,由於地線的感應效應此時會產生更大的影響,囙此單點接地將導致實際地線加長並受到不利影響。 此時,應採用單獨接地和一點接地的組合。
此外, 對於 高頻PCB, 還應考慮如何抑制高頻輻射雜訊. 該方法是使地線盡可能厚,以减少雜訊對地阻抗; 完全接地, 那就是, 訊號傳輸印刷線除外, 其他部分都是地線 . 不要有無用的大面積銅箔.
地線應形成回路,以防止產生高頻輻射雜訊,但回路包圍的區域不應太大,以避免儀器在强磁場中時產生感應電流。 但如果只是低頻電路,則應避免接地回路。 數位電源和類比電源應隔離,地線應分開佈置。
低頻影響不大,但建議在一點將類比和數位接地。 在高頻下,類比和數位接地可以由磁珠共亯。
如果類比地和數位地大面積直接連接,則會造成相互干擾。 它既不短路也不正常。 基於以上原因,有四種方法可以解决這個問題:1。 用磁珠連接; 2、與電容器連接; 3、連接電感; 4、連接0歐姆電阻器。
磁珠的等效電路相當於帶阻波限制器,它僅對某個頻率點的雜訊有顯著的抑制作用。 為了選擇合適的模型,必須提前估計雜訊頻率。 對於頻率不確定或不可預測的情况,磁珠不匹配。