Bei Verwendung von ERC für PCB-Zeichnung erscheint eine Fehlermeldung "Multiple Net Identifiers":
Lösung: Es kann daran liegen, dass verschiedene Netzwerketiketten miteinander verbunden sind oder dass unterschiedliche Netzwerketiketten an demselben Kabel gegeben sind.
Wenn es sich um ein einzelnes schematisches Diagramm handelt, können Sie die Position mit der Fehlerbeschriftung auf dem Diagramm finden; Wenn es sich um mehrere schematische Diagramme handelt, suchen Sie alle Diagramme; Insbesondere wenn es sich um ein mehrschichtiges schematisches Diagramm handelt, liegt der Fehler wahrscheinlich im Unterdiagramm.
1. Häufige Fehler in Schaltplänen:
(1) Es ist kein Signal mit dem ERC Report Pin verbunden.
b. Inkonsistente Gitterattribute wurden geändert, wenn Komponenten gebaut oder platziert wurden und die Pins und Drähte nicht angeschlossen wurden.
c. Beim Bauen der Komponente wird die Stiftrichtung umgekehrt, und die Nicht-Pin-Namensstelle muss angeschlossen werden.
(2) ERC meldet doppelte Netzwerkkennungen (Fehler: Multiple Net Identifiers).
Es kann daran liegen, dass verschiedene Netzwerketiketten miteinander verbunden sind oder dass unterschiedliche Netzwerketiketten an demselben Kabel gegeben werden. Es ist zu beachten, dass der Fehler, auf den PROTEL hingewiesen wird, nicht unbedingt der wirkliche Fehler ist und auch auf anderen Schaltplänen falsch sein kann (wenn es sich um ein hierarchisches Schaltbild handelt).
(3) Das Bauteil verließ die Zeichnungsgrenze: Es wurde keine Komponente in der Mitte des Diagrammpapiers der Bauteilbibliothek erstellt.
(4) Die Netzwerktabelle der erstellten Projektdatei kann nur teilweise in die Leiterplatte importiert werden: Wenn die Netzliste generiert wird, ist global nicht ausgewählt.
(5) Verwenden Sie niemals Anmerkungen, wenn Sie mehrteilige Komponenten verwenden, die Sie selbst erstellt haben.
2. Häufige Fehler in Leiterplatten:
(1) Es wird berichtet, dass NODE oder FootPrint nicht gefunden wird, wenn das Netzwerk geladen wird.
a. Beim Laden der Netzliste wird die entsprechende PCB-Paketbibliothek nicht im Voraus geladen.
b. Die Komponenten im Schaltplan verwenden Pakete, die sich nicht in der PCB-Bibliothek befinden.
c. Die Komponenten im Schaltplan verwenden Pakete mit inkonsistenten Namen in der PCB-Bibliothek.
d. Die Komponenten im Schaltplan verwenden Pakete mit inkonsistenten Pin-Nummern in der PCB-Bibliothek. Zum Beispiel eine Triode: Die Pin-Nummer in sch ist e, b, c und die Pin-Nummer in PCB ist 1, 2, 3; Diode: die Pin-Nummer in sch ist a, k, und die Pin-Nummer ist 1, 2 in PCB, ändern Sie sie einfach auf die gleiche.
(2) Nach dem Import von Komponenten in die Leiterplatte wird festgestellt, dass sich einzelne Komponenten nicht im Bereich der Anzeige befinden, und die Anzeigeskala der Zeichnung wird reduziert, auch wenn sie nicht sichtbar ist. Dies liegt oft daran, dass der Bezugspunkt beim Erstellen des Leiterplattenkomponentenpakets nicht gesetzt wird. Im Allgemeinen "set
Refrence" auf "Pin 1".
3. Kopieren Sie das teilweise ProtelSch-Schema und fügen Sie es wie folgt in Word ein (für protel 99 sollte protel dxp analog sein, nicht ausprobiert):
Tools-Präferenzen-grafische Bearbeitung: Vorlage zur Zwischenablage hinzufügen Option, einfach entfernen.
4. Über die Spurbreite
Die Standardverdrahtung des Systems ist 10mil. Im Allgemeinen kann es auf 8mil eingestellt werden. Wenn es dünner ist (zum Beispiel weniger als 6mil), können gewöhnliche Leiterplattenhersteller es nicht schaffen.Die Kosten für die Suche nach einem großen Hersteller sind hoch, und die spezifische Situation wird gemessen. Anmerkung: 100mil (imperiales System) = 2,54mm (metrisches System).