Präzisions-Leiterplattenherstellung, Hochfrequenz-Leiterplatten, mehrschichtige Leiterplatten und Leiterplattenbestückung.
Elektronisches Design

Elektronisches Design - Wie entwerfe ich die Clock Circuit PCB Platine?

Elektronisches Design

Elektronisches Design - Wie entwerfe ich die Clock Circuit PCB Platine?

Wie entwerfe ich die Clock Circuit PCB Platine?

2021-10-24
View:1572
Author:Downs

Die allgemeinen Anforderungen an die Verdrahtung der Taktschaltplatine sind wie folgt:

1.Da die Taktleitung einer der Faktoren ist, die den größten Einfluss auf EMV haben, sollte es weniger Durchgänge auf der Taktleitung geben; Versuchen Sie, zu vermeiden, parallel zu anderen Signalleitungen zu laufen, und halten Sie es von allgemeinen Signalleitungen fern, um Störungen mit Signalleitungen zu vermeiden.

2.Vermeiden Sie die Stromversorgung auf der Leiterplatte, um zu verhindern, dass die Stromversorgung und die Uhr sich gegenseitig stören.

3.Wenn mehrere Uhren mit unterschiedlichen Frequenzen auf einer Leiterplatte verwendet werden, können zwei Taktleitungen mit unterschiedlichen Frequenzen nicht nebeneinander laufen. Die Schaltungsstruktur des Verteilungsnetzes ist in Abbildung 8-6 dargestellt.Diese Schaltung verwendet eine einzige Taktquelle und verteilt das Taktsignal über einen Laufwerkspuffer an N entfernte Ziele.


Leiterplatte


Ein spinnenförmiges Taktverteilungsnetz kann jederzeit verteilt werden. Ein spinnenförmiges Uhrenverteilungsnetz sollte auf folgende Punkte achten:

1.Die Gesamtlast des Antriebspufferkreises ist R/N. Beispielsweise bei Verwendung einer 50Ω-Übertragungsleitung, eines zweibeinigen Spinnennetzes, ist die Gesamtlast auf dem Fahrerende 25Ω. Es gibt nicht viele Laufwerkspuffergeräte, die eine so geringe Last antreiben können.

2.Um mehr "Spinnenbeine" zu fahren, wird ein leistungsfähigerer Uhrentreiber benötigt. Eine einfache Methode besteht darin, die Ausgänge von zwei oder mehr Treibern parallel zu einem Hochleistungstreiber zu verbinden.

3.Die gesamte Antriebsleistung, die durch das Taktsignal des TTL-Schaltkreises benötigt wird, beträgt 25-mal die des ECL-Schaltkreises.


Taktverteilungsnetz mit Zweigstruktur Eine Schaltungsstruktur des Taktverteilungsnetzes mit Zweigstruktur. Die Schaltung verwendet eine einzige Taktquelle und verteilt das Taktsignal über einen Antriebspuffer und eine niederohmige Taktverteilungsleitung in Zweigform an N-Eingänge. Wenn das Taktsignal jeden Eingang durchläuft, wird seine Anstiegszeit verlängert, und ein kleiner reflektierter Impuls wird ebenfalls erzeugt, um sich entlang der Leitung zurück zur Quelle zu verbreiten.


Der reflektierte Impuls ist die Ableitung des Eingangssignals und stört den Empfang. Um die Amplitude des reflektierten Pulses zu reduzieren, können die folgenden Methoden verwendet werden.

1.Slow die Aufstiegsgeschwindigkeit des Antriebs, die die Amplitude des reflektierten Impulses verringern kann. Die Geschwindigkeit des angenommenen Fahrers kann die Anforderung der Taktneigung erfüllen.

2.Reduce die Kapazität jedes Zweiges. In einem Multi-Zweig-Bus steht die Verzweigungskapazität in Beziehung zur Eingangskapazität des Taktempfängers, der parasitären Kapazität des Steckers und der Kapazität der Leiterplatten-Spur, die den Taktempfänger verbindet.

3.Reduzieren Sie die charakteristische Impedanz (Zo) der Taktverteilungsleitung. Die charakteristische Impedanz der Taktverteilungsleitung hängt mit ihrer geometrischen Struktur zusammen. Die 50Ω Taktleitung ist 2,5-mal empfindlicher als die Taktverzweigungskapazität der 20Ω Taktleitung. Die Reduzierung der Verteilungsimpedanz verhindert, dass die Taktdrift durch Laständerungen beeinträchtigt wird.


Die Quellabschlussstruktur, die mehrere Taktleitungen verwendet, ist eine Schaltung, die einen einzigen Takttreiber verwendet, um zwei Quellabschlüsse anzutreiben. Die Impedanz der Quellabschlussschaltung ist doppelt so hoch wie die der Endanschlussschaltung, und der erforderliche Antriebsstrom sinkt nach 2T auf Null (T ist die Ausbreitungsverzögerung), was den durchschnittlichen Stromverbrauch reduziert. Man verwendet einen einzigen Takttreiber, um zwei Quellen zu steuern und verwendet mehrere Taktleitungen. Die Endstruktur der Quelle erfordert, dass die Leitungen gleich lang sein müssen, um sicherzustellen, dass die reflektierten Impulse gleichzeitig ankommen; Die Last an jedem Ende muss gleich sein, damit die reflektierten Impulse die gleiche Wellenform aufweisen. Der Ausgangsendwiderstand hängt mit der Ausgangsimpedanz des Treibers zusammen.


Der Quellendendendendendwiderstand ist RS ist der Quellendendwiderstand (Ω); Zo ist die zu treibende Linienimpedanz (Ω); Rdrive ist die effektive Ausgangsimpedanz des Treibers (Ω); N ist die Anzahl der angetriebenen Leitungen. Es sollte angemerkt werden, dass im tatsächlichen Engineering,vollständige Symmetrie schwer zu erreichen ist. Wenn es Asymmetrie in der Leitung gibt, können Reflexion und Übersprechen jeder Leitung nicht vollständig versetzt werden, wodurch das System klingelt. Spezieller Übersprecherschutz für die Taktleitung.