混合電路 印刷電路板 設計是一個複雜的過程. 元件的佈局和佈線以及電源和地線的處理將直接影響電路效能和電磁相容性. 設計時, 遵循某些佈線規則,使設計的 印刷電路板板 達到設計要求.
數位電路的速度越快, 通常需要的切換時間越短. 當大量開關電路同時從邏輯高電平變為邏輯低電平時, 由於接地線傳遞電流的能力不足, 將產生大量的開關電流. 邏輯接地電壓波動, 我們稱之為地面反彈. 如圖1所示. 數位電路引起的地面反彈雜訊和功率干擾, 如果耦合到類比電路, 會影響類比電路的效能. 因為相當多的干擾源是通過電源和接地匯流排產生的, 地線引起的雜訊干擾最大, 囙此,接地和電源的設計在 印刷電路板 設計.
我談到了混合電路干擾的機理。 如何减少數位信號和類比信號之間的相互干擾? 在設計之前,您必須瞭解電磁相容性(EMC)的兩個基本原則:第一個原則是盡可能减少電流回路的面積。 如果訊號不能通過盡可能小的回路返回,則可能形成大回路。 ¶天線。 第二個原則是系統僅使用一個參攷平面。 相反,如果系統有兩個基準面,則可能形成偶極子天線。 在設計中儘量避免這兩種情况。
(1)佈局原則。 元件佈局首先要考慮的因素之一是將類比電路部分與數位電路部分分開。 類比信號在電路板所有層的類比區域佈線,數位信號在數位電路區域佈線。 在這種情況下,數位信號返回電流將不會流入類比信號接地。 對於一些有特殊要求的高頻線路,最好手動佈線,必要時使用差分線路或遮罩線。 有時,由於輸入/輸出連接器的位置,數位和類比電路的佈線必須混合在一起,這可能會導致電路的類比部分和數位部分相互影響。 這有必要避免在類比功率層附近運行數位時鐘線和高頻類比信號線,否則,功率訊號的雜訊將耦合到敏感的類比信號。 為了實現低阻抗電源和接地網絡,數位電路導線的電感應最小化,類比電路的電容耦合應最小化。 數位電路的頻率高,類比電路的靈敏度强。 對於訊號線,高頻數位信號線應盡可能遠離敏感的類比電路設備。
(2) Treatment of power and ground. 在複雜混合動力的設計中 電路板s, 接地線的佈置和處理是提高電路效能的重要因素. 建議在混合訊號上分離數位接地和類比接地 電路板 實現數位接地和類比接地之間的隔離. 然而, 這種方法傾向於跨越隔離間隙佈線, 這將導致電磁輻射和訊號串擾急劇增加.