1、原理圖常見錯誤:
(1)ERC報告pin沒有訪問訊號
a. 我/O在創建包時為管脚定義内容
b、創建或放置元件時,會修改不一致的栅格内容,並且接點和線未連接
c、創建零部件時,接點方向反轉,必須連接非接點名稱端。
(2)組件超出了圖形邊界:沒有在組件庫的圖紙中心創建任何組件。
(3)創建的項目檔案的網絡錶只能部分導入PCB:生成網表時,未選擇全域。
(4)使用自己創建的多零件零部件時,切勿使用注釋。
2. 中的常見錯誤 PCB板:
(1) It is reported that NODE is not found when loading the network:
a、原理圖中的元件使用不在PCB庫中的封裝;
b、原理圖中的元件使用PCB庫中名稱不一致的封裝;
c、原理圖中的元件使用PCB庫中引脚編號不一致的封裝。 例如,3極管:sch中的管脚編號為e、b、c,PCB中的管脚編號為1、2、3。
(2)列印時不能始終列印在一頁上:
a、創建PCB庫時,它不在原點;
b、組件已移動和旋轉多次,PCB板邊界外有隱藏字元。 選擇顯示所有隱藏字元,收縮PCB,然後將字元移動到邊界。
(3)剛果民主共和國報告網絡分為幾個部分:
表示此網絡未連接。 查看報告檔案並使用CONNECTEDCOPPER查找它。
此外,提醒朋友儘量使用WIN2000,以减少藍屏的機會; 多次匯出檔案以生成新的DDB檔案,以减少文件大小和PROTEL凍結的機會。 如果你做了更複雜的設計,儘量不要使用自動佈線。
在裡面 PCB設計, 佈線是完成產品設計的重要步驟. 可以說,之前的準備工作已經做好了. 在整個PCB中, 佈線設計過程是最有限的, 技能是最小的, 工作量最大. PCB佈線 包括單面佈線, 雙面佈線和多層佈線.
還有兩種接線管道:自動接線和互動接線. 自動接線前, 您可以使用要求更嚴格的互動式預接線. 輸入端和輸出端的邊緣應避免相鄰平行,以避免反射干擾.
如有必要,應新增地線進行隔離,相鄰兩層的佈線應相互垂直。 寄生耦合很容易並行發生。
輻射源將電磁波傳播到自由空間, 感應電路的兩根導線就像天線一樣, 接收電磁波並形成干擾耦合. 當干擾源靠近敏感電路時, 如果輻射源電壓低、電流大, 磁場將起主要作用; 如果干擾源具有高電壓和小電流, 電場將起主要作用.
對於輻射引起的干擾, 傳統方法主要採用遮罩科技來抑制干擾, 遮罩效果通過接地實現, 接地中的電位差會引起新的干擾.