PCI卡的佈線更加精緻, 這是由PCI訊號的特性决定的.
在傳統的高頻數位電路設計中, 我們始終努力避免訊號反射, 超過, 鈴聲, 阻抗失配引起的非單調性. 然而, PCI訊號利用訊號反射原理傳輸物理訊號. 為了合理利用訊號反射,同時儘量避免過沖等副作用, 鈴聲, 和非單調性, PCI-SIG在PCI規範中對PCB物理實現做出了一些規定.
PCI-SIG建議PCI卡使用四層 PCB板. PCI-SIG指定的PCI連接器的訊號分佈也進行了優化,以方便四層板佈線. PCI-SIG還為PCI控制器的引脚分佈製作了推薦的示意圖. 事實上, PCI控制器製造商,如AMCC, PLX, 牛津大學也實施了這一建議. 在此推薦的pin分佈下, 使用兩層. 這個 PCB板 實際上接線很方便, 但是如果PCI卡系統硬體非常複雜,需要多個功率分割級別, 最好有一個 多層PCB.
Any PCI signal on the PCI card can only be connected to one load (including and cannot be connected to a pull-up resistor). CLK除外, RST公司, INTA#~ INTD#, JTAG這些引脚, 從金手指和插卡插座的接觸點到負載端的所有針腳不得大於1.5英寸; CLK訊號的長度為2.5 +-0.1英寸, 這個長度有點長, 囙此,在許多情况下,它需要繞線以滿足長度要求. 這就是為什麼您經常在PCI卡上看到CLK的蛇形軌跡; 其餘銷沒有特殊規定. 什麼時候 多層PCB, signal traces should not cross different power levels (at least, the layer with split power level should be on the other side of the PCB), which is why we often see all the golden fingers on the A side of the PCI card come up The reason why the signal often goes to the B side (component side) through a hole.
每個PCI訊號的特性阻抗為60-100歐姆,負載電容不得超過10pf。 IC的IO焊盤應能承受-3.5V欠調和+7.1V訊號超調。 對於AMCC、PLX和OXFORD等PCI控制器製造商,其控制器IC均符合這些規定,用戶無需考慮,但如果使用CPLD/FPGA實現PCI控制器,則必須考慮使用的模型通常是否符合這些規定, Altera和Xilinx等可程式設計邏輯器件/FPGA製造商將在其數據手册中明確說明可程式設計邏輯器件/FPGA是否與PCI訊號規範相容。
可以, 普通32比特33MHz PCI卡的佈線相對簡單, 並且足以滿足長度要求. 事實上, 如果您沒有嚴格遵守接線要求, 通常不會有問題, 但取決於主機板晶片組, 一旦出現訊號相容性問題, PCI卡的硬體調試將是未來最痛苦的經歷 PCB設計.