精密PCB製造、高頻PCB、高速PCB、標準PCB、多層PCB和PCB組裝。
PCB新聞

PCB新聞 - PCB設計科技經典問答

PCB新聞

PCB新聞 - PCB設計科技經典問答

PCB設計科技經典問答

2021-11-03
View:435
Author:Kavie

的本質 PCB設計 technology classic question and answer
Precautions on the choice of hybrid circuit PCB資料 and wiring

1.png


Question: In today's wireless communication equipment, 射頻部分通常採用小型室外單元結構, 而射頻部分, 室外機的中頻部分, 監測室外機的低頻電路部分通常部署在同一PCB上. 打擾一下, 這種PCB佈線的資料要求是什麼? 如何防止射頻, 防止中頻和低頻電路相互干擾?
答:混合電路設計是一個大問題, 很難找到完美的解決方案. 通常地, 射頻電路作為系統中的獨立單板進行佈置和接線, 甚至還有一個特殊的遮罩腔. 此外, 射頻電路通常為單面或雙面, 電路相對簡單, 所有這些都用於减少對射頻電路分佈參數的影響,並提高射頻系統的一致性. 與一般FR4.資料相比, 射頻電路板傾向於使用高Q基板. 這種資料的介電常數相對較小, 一種小型輸電線路分佈電容, 高阻抗, 和小訊號傳輸延遲.
混合電路設計中, 儘管射頻和數位電路構建在同一PCB上, 它們一般分為射頻電路區和數位電路區, 它們是分開佈置和佈線的. 通過膠帶和遮罩盒進行接地,在它們之間進行遮罩.
Regarding input and output termination methods and rules
Question: In modern high-speed PCB設計, 為了確保訊號的完整性, 通常需要終止設備的輸入或輸出. 終止方法是什麼? 什麼因素决定終止管道? 規則是什麼?
答案:終端, 也稱為匹配. 通常地, 根據匹配位置,有主動端匹配和終端匹配. 源端匹配通常為電阻串聯匹配, 終端匹配一般為並行匹配. 有很多方法, 包括電阻上拉, 電阻下拉, 大衛南匹配, 交流匹配, 和肖特基二極體匹配. 匹配方法通常由緩衝器特性决定, 拓撲條件, 級別類型和判斷方法, 和訊號占空比, 系統功耗, 等. 也應考慮. 數位電路最關鍵的方面是定時問題. 添加匹配的目的是提高訊號質量,並在決策時獲得可確定的訊號. 對於電平有效訊號, 在保證設定和保持時間的前提下,訊號品質穩定; 對於有效訊號, 在保證訊號延遲單調性的前提下,訊號變化延遲速度滿足要求.
處理佈線密度時應注意哪些問題?
問題:當電路板的尺寸固定時, 如果設計需要容納更多功能, 通常需要新增PCB的跡線密度, 但這可能會新增軌跡的相互干擾, 同時, 記錄道的阻抗太薄,無法降低. What are the skills in high-speed ( €‹100MHz) high-density PCB設計?
答:設計高速高密度PCB時, crosstalk interference (crosstalk interference) really needs special attention, 因為它對定時和信號完整性有很大影響. 這裡有幾點需要注意:1. 控制軌跡特徵阻抗的連續性和匹配. 2. 記錄道間距的大小. 常見的間距是線寬的兩倍. 通過模擬可以瞭解道間距對定時和信號完整性的影響, 並找到最小容許間距. 不同晶片訊號的結果可能不同. 3. 選擇適當的終止方法. 4. 避免兩個相鄰層具有相同的佈線方向, 即使電線上下重疊, 因為這種串擾比同一層上相鄰佈線的串擾大. 5. 使用盲板/埋入過孔以新增跡線面積. 然而, 製造成本 PCB板 將新增. 在實際實現中,實現完全並行和等長確實很困難, 但仍有必要盡可能多地這樣做. 此外, 可以保留差分端接和共模端接,以減輕對定時和信號完整性的影響.
關於阻抗匹配 PCB設計
問題:為了防止反思, 高速時必須考慮阻抗匹配 PCB設計. 然而, 由於PCB處理科技限制了阻抗連續性,囙此無法類比模擬, 在原理圖設計中如何考慮這個問題? 此外, 關於IBIS模型, 我想知道哪裡可以提供更準確的IBIS模型庫. 我們從互聯網上下載的大多數圖書館都不是很準確, 這大大影響了模擬的參攷.
答:設計時 高速PCB電路, 阻抗匹配是設計要素之一. 阻抗值與接線方法有絕對關係, such as walking on the surface layer (microstrip) or inner layer (stripline/double stripline), the distance from the reference layer (power layer or ground layer), 軌跡的寬度, PCB的資料, 等. 兩者都會影響軌跡的特性阻抗值. 也就是說, 阻抗值只能在接線後確定. 通常地, 由於電路模型或所用數學算灋的限制,模擬軟件無法考慮某些阻抗不連續的佈線條件. 此時, only some terminators (termination), 例如串聯電阻, 可在原理圖上保留. 減輕軌跡阻抗不連續性的影響. 解决這個問題的真正方法是在佈線時儘量避免阻抗不連續. IBIS模型的準確性直接影響模擬結果. 大體上, IBIS可以被視為實際晶片I等效電路的電力特性數據/O緩衝器, which can generally be obtained by conversion from the SPICE model (measurement can also be used, but there are more restrictions), 囙此,SPICE數據和晶片製造具有絕對優勢, 不同晶片製造商提供的同一設備的SPICE數據不同, 轉換後的IBIS模型中的數據也會相應變化. 換句話說, 如果使用製造商的設備, 只有他們才能為設備提供準確的模型數據, 因為沒有人比他們更清楚他們的設備是用什麼工藝製成的. 如果製造商提供的IBIS不準確, 根本的解決方案只能是不斷要求製造商改進.