蛇形軌跡的功能是什麼? 為什麼我們需要蛇形痕迹? 哪些類型的訊號線需要蛇形軌跡? 如果要執行蛇形佈線, 需要滿足哪些規則,需要注意哪些問題? 讓我們解釋一下 PCB設計 對於每個人. 蛇形路由在中間的作用.
1. Inductance
It depends on the situation. 例如, PCI板上的蛇形線是為了滿足PCI 33MHzClock的線路長度要求.
關於蛇形痕迹, 因為不同的應用, 它們有不同的功能. 如果電腦板上出現蛇形痕迹, 它主要用作濾波電感,以提高電路的抗干擾能力. 如果是在正常情况下 PCB板 除了濾波電感, 它也可用作無線電天線的電感線圈, 等.
電腦主機板中的蛇形軌跡主要用於某些時鐘訊號, 例如PCIClk, AGPClk公司, 它有兩個功能:1. 阻抗匹配2. 濾波電感. 對於一些重要訊號, 例如英特爾集線器體系結構中的HUBLink, 總共有13個, 在233MHz下運行. 長度必須嚴格相等,以消除時滯造成的隱患. 繞組是唯一的解決方案. 一般來說, the line spacing of serpentine traces is >=2 times the line width. 等長接線, 尤其是數據線 高頻PCB.
2. 有計算蛇形線電感的公式或經驗值嗎?
Specctra可以程式設計設定網路佈線的阻抗匹配規則和差分線路的佈線規則,在幫助中解釋了一些一般的設計原則,這些原則有時兼作電阻。 它實際上是一個分佈參數LC濾波器。 過濾輪廓。
3、水准分佈參數
高速數位信號的等長線 PCB板 is to keep the delay difference of each signal within a range to ensure the validity of the data read by the system in the same cycle (when the delay difference exceeds one clock cycle, 下一個迴圈的讀數將不正確. Data), 通常要求延遲差不超過1/4時鐘週期, 每組織長度的線路延遲差也是固定的, 延遲與線寬有關, 線路長度, 銅厚度, 和層結構, 但線路長度會新增分佈電容和分佈電感, 囙此,訊號質量, 囙此,時鐘IC引脚通常連接到RC終端, 但蛇形軌跡不起電感的作用, 相反地, 電感會使訊號上升元素中的高次諧波相移., 導致訊號質量惡化, 囙此,要求蛇形線間距至少為線寬的兩倍.訊號上升時間越小, 更容易受到分佈電容和分佈電感的影響.
蛇在線路上行走時應注意哪些問題? 如果你不順利, 會不會影響 PCB板沒有好轉, 但這將產生惡化的影響?
簡單地說,當訊號通過高頻訊號時,PCB上的任何軌跡都會導致訊號延遲。 蛇形軌跡的主要功能是補償“同一組相關”訊號線中較小的延遲。 部分,通過額外的邏輯處理,這些部分通常不小於其他訊號; 最典型的是時鐘線,通常它不需要經過任何其他邏輯處理,囙此其延遲將小於其他相關訊號。
在微波電路中, 大多數彎曲線是為了减少PCB的面積! --因為電纜長度受到嚴格限制.
等長的蛇形軌跡沒有任何抗干擾功能. 其功能是控制匯流排或時鐘線的延遲,使定時要求在所需範圍內. 至於要求, 如果不算數,可以從資料表中獲得. 通常地, data matching the line length will be given if there is a timing requirement; the 3W rule is generally followed when routing (the spacing of the winding should be twice the line width), 它可以消除線路之間78%的互感,並將電感引起的變化降至最低。由此產生的阻抗是不連續的.
在主機板中, 蛇形痕迹的長度基本相等, 不僅僅是輪轂連接, CPUCLK, PCICLK; 積體電路設備, DIMM也需要路由, 佈線距離取決於佈線距離, 可以是1:2, 1:3, 1: 4--
It is used as an inductor in a 2.4G對講機, 但我不知道如何計算電感. 我不知道英雄們是否有這方面的經驗.
蛇形軌跡主要用於實現匯流排之間的長度匹配或减少佈線面積。 從電磁干擾的角度來看,這是不利的。 它新增了回路面積。 考慮到線路間干擾,通常不可能减少佈線面積。 的目標。 短而窄的蛇形痕迹可用作保險絲。