Präzisions-Leiterplattenherstellung, Hochfrequenz-Leiterplatten, mehrschichtige Leiterplatten und Leiterplattenbestückung.
Elektronisches Design

Elektronisches Design - PCB-Design ist anfällig für Designfehler und Auslassungen

Elektronisches Design

Elektronisches Design - PCB-Design ist anfällig für Designfehler und Auslassungen

PCB-Design ist anfällig für Designfehler und Auslassungen

2021-10-23
View:563
Author:Downs

Wir stellen oft fest, dass einige Fehler oft in einigen Regeln oder Fakten auftauchen, die wir für selbstverständlich halten. Auch Elektroniker werden solche Beispiele in PCB-Design.

Im Folgenden sind acht Missverständnisse zusammengefasst, die von PCB-Design-Ingenieuren zusammengefasst wurden.

Eins: Die PCB-Design Anforderungen an dieses Board sind nicht hoch, und es ist mit feineren Linien und automatischen Stoffstreifen ausgestattet. Kommentare: Automatische Verdrahtung nimmt zwangsläufig eine größere Leiterplattenfläche ein und erzeugt mehr Löcher als manuelle Verdrahtung. In einer Vielzahl von Produkten, Leiterplattenhersteller reduzieren den Preis. Zusätzlich zu den geschäftlichen Faktoren, Die Linienbreite und die Anzahl der Löcher beeinflussen die PCB bzw. PCB. Leistung und Bitverbrauch sparen Kosten der Lieferanten, und es hat auch einen Grund gefunden, die Preise zu senken.

Leiterplatte

Zweitens: Diese Bussignale werden durch Widerstand gezogen, keine Sorge. Kommentar: Es gibt viele Gründe, warum Signale auf und ab gezogen werden müssen, aber nicht alle Signale müssen gezogen werden. Der Pull-up Widerstand zieht ein einfaches Eingangssignal, und der Strom beträgt auch Dutzende von Mikroamperen, aber wenn ein Antriebssignal gezogen wird, erreicht der Strom die Ma-Klasse. Jetzt besteht das System oft aus 32-Bit-Adressdaten, die durch 244/245 isoliert werden können. Der Bus und andere Signale werden hochgezogen, und diese Widerstände verbrauchen einige Watt Leistung.

Drittens: Wie verwenden CPUs und FPGAs keine I/O-Ports? Leere es zuerst und rede später darüber. Hinweis: Wenn der I/O-Port während der Pause nicht verwendet wird, kann eine kleine externe Störung zur wiederholten Schwingung des Eingangssignals werden, und der Stromverbrauch des MOS-Geräts hängt im Wesentlichen von der Anzahl der Flips der Gate-Schaltung ab. Wenn Sie ihn hochziehen, hat jeder Pin auch einen Mikropegelstrom, so dass der beste Weg ist, den Ausgang einzustellen (natürlich können keine anderen Antriebssignale außerhalb empfangen werden).

Vier: Dieses FPGA hat viele Tore, die verwendet werden können, und es kann in vollen Zügen verwendet werden. Hinweis: Der Stromverbrauch von FGPA ist proportional zur Anzahl der verwendeten Flip-Flops und der Anzahl der Flips. Daher kann der Stromverbrauch des gleichen FPGA-Typs 100-mal zu unterschiedlichen Zeiten in verschiedenen Schaltungen variieren. Die Minimierung der Anzahl der High-Speed Flip-Flops ist die grundlegende Methode, um den FPGA-Stromverbrauch zu reduzieren.

Fünftens: Der Stromverbrauch dieser kleinen Chips ist sehr niedrig, nicht berücksichtigen. Kommentar: Es ist schwierig, den Stromverbrauch des internen Chips zu bestimmen, der nicht zu kompliziert ist. Es hängt hauptsächlich vom Strom auf dem Stift ab. ABT16244, der Stromverbrauch ohne Last ist kleiner als 1 MA, aber sein Indikator ist, dass jeder Pin 60-Lasten antreiben kann (zum Beispiel passend zu Dutzenden Ohm-Widerstand), das heißt, der Volllaststromverbrauch ist so hoch wie 60 *Natürlich 16,960mA, nur der Stromversorgungsstrom ist zu groß, so dass die Wärme auf die Last fällt.

Sechs: Der Speicher hat so viele Steuersignale, ich brauche nur OE zu verwenden und wir senden das Signal auf dieser Platine aus, wählen den Chip auf der Bodenleiste, so dass der Lesevorgang, wenn die Daten ausgegeben werden, viel schneller ist. Hinweis: Wenn die Chipauswahl gültig ist (unabhängig von OE und uns), ist der Großteil des Speicherstromverbrauchs mehr als 100-mal höher als wenn die Chipauswahl ungültig ist. Daher sollten Sie CS verwenden, um den Chip so weit wie möglich zu steuern und die Chipauswahl zu minimieren, wenn andere Anforderungen erfüllt sind Die Breite des Impulses.

Sieben: Warum stürzen diese Signale? Solange das Spiel gut ist, kann es eliminiert werden. Hinweis: Bis auf ein paar spezifische Signale (wie 100BASE-T, CML) kommt es zu Überschwingen, solange es nicht sehr groß ist und nicht unbedingt abgeglichen werden muss, auch wenn das Match nicht am besten passt. Zum Beispiel ist die TTL Ausgangsimpedanz kleiner als 50 Ohms und einige sogar 20 Ohms. Wenn es mit einem so großen Matching Widerstand ausgestattet ist, ist der Strom sehr groß und der Stromverbrauch ist inakzeptabel. Es kann nicht verwendet werden, außer dass die Signalamplitude zu klein ist. Das allgemeine Signal im Ausgang Die Ausgangsimpedanz von hoher und niedriger Ausgangsleistung ist normalerweise unterschiedlich, und es gibt keine Möglichkeit, sie perfekt anzupassen. Daher können TTL, LVDS, 422 und andere aufeinander abgestimmte Signale solange akzeptiert werden, wie der Überschuss überschritten wird.

Acht: Es ist eine Frage des Hardware-Personals, das den Stromverbrauch im Prozess der Leiterplattenfabrik Produktion, und hat nichts mit Software zu tun. Kommentar: Die Hardware ist nur eine Bühne. Singen ist die Software. Der Bus ist von fast jedem Chip zugänglich, und der Flip jedes Signals wird fast vollständig von der Software gesteuert. If the software can reduce the number of external memory accesses (more use of register variables), und mehr Nutzung interner CACHE, etc.), timely response to interrupts (interrupts are usually low-level active and with pull-up resistors) and other specific measures for specific boards will make a significant contribution to reducing power consumption.