精密PCB製造、高頻PCB、高速PCB、標準PCB、多層PCB和PCB組裝。
PCB科技

PCB科技 - PCB設計技巧問答記錄總結

PCB科技

PCB科技 - PCB設計技巧問答記錄總結

PCB設計技巧問答記錄總結

2021-10-26
View:352
Author:Downs

1 剛柔板設計是否需要特殊的設計軟體和規範? 我們在中國哪裡可以承接這樣的電路板加工?

您可以使用general PCB設計 software to design a flexible printed circuit (Flexible Printed Circuit). 它也由柔性線路板製造商以Gerber格式生產. 因為製造過程不同於普通PCB, 各種製造商在最小線寬上都有其局限性, 最小行距, 以及基於其製造能力的最小過孔. 此外, 它可以通過在柔性電路板的轉捩點鋪設一些銅皮來加强. 至於製造商, 你可以在網上找到“FPC”作為關鍵字查詢.

2、正確選擇PCB和主機殼之間接地點的原則是什麼?

選擇PCB和外殼接地點的原則是使用主機殼接地為回流提供低阻抗路徑,並控制回流路徑。 例如,通常在高頻設備或時鐘發生器附近,可以使用固定螺釘將PCB的接地層連接到主機殼接地,以最小化整個電流回路的面積並减少電磁輻射。

3、電路板調試應從哪些方面開始?

電路板調試就數位電路而言,首先按順序確定3件事:

1、確認所有電源值符合設計要求。 一些具有多個電源的系統可能需要特定規格的電源順序和速度。

電路板

2、確認所有時鐘訊號頻率工作正常,訊號邊緣沒有非單調問題。

3、確認復位訊號是否符合規範要求。 如果這些都正常,晶片應該發出第一個週期(週期)訊號。 接下來,根據系統的工作原理和匯流排協定進行調試。

4、當PCB尺寸固定時,如果設計需要容納更多功能,通常需要新增PCB軌跡密度,但這可能會新增軌跡的相互干擾,同時,軌跡的阻抗太薄。 請介紹高速(>100MHz)高密度PCB設計的技巧?

在設計高速和 高密度PCB, crosstalk interference (crosstalk interference) really needs special attention, 因為它對定時和信號完整性有很大影響. 這裡有幾點需要注意:

1、控制接線特性阻抗的連續性和匹配。

2、記錄道間距的大小。 通常可以看出,間距是線寬的兩倍。 通過模擬可以瞭解道間距對定時和信號完整性的影響,並找到最小容許間距。 不同晶片訊號的結果可能不同。

3、選擇合適的終止方法。

4、避免兩個相鄰層具有相同的佈線方向,即使佈線上下重疊,因為這種串擾大於同一層上相鄰佈線的串擾。 5、使用盲孔/埋入式過孔來新增跡線面積。 然而,PCB板的製造成本將新增。 在實際實現中確實很難實現完全並行和等長,但仍有必要盡可能多地實現。 此外,可以保留差分端接和共模端接,以減輕對定時和信號完整性的影響。

5、類比電源處的濾波通常使用LC電路。 但為什麼有時LC不如RC濾波有效?

LC和RC濾波效果的比較必須考慮待濾波頻帶的選擇和電感值是否合適。 因為電感器的電感(電抗)與電感值和頻率有關。 如果電源的雜訊頻率較低且電感值不够大,則濾波效果可能不如RC。 然而,使用RC濾波的代價是電阻器本身消耗能量且效率低,並注意所選電阻器能够承受的功率。

6、選擇濾波電感和電容值的方法是什麼?

除了要濾除的雜訊頻率外,電感值的選擇還應考慮暫態電流的響應能力。 如果LC的輸出端有機會暫態輸出大電流,則電感值過大將阻礙大電流流過電感的速度,並新增紋波雜訊。 電容值與可容忍的紋波雜訊規格值的大小有關。 紋波雜訊值要求越小,電容值越大。 電容器的ESR/ESL也會產生影響。 此外,如果LC放置在開關調節電源(開關調節電源)的輸出端,請注意LC產生的極/零對負反饋控制回路穩定性的影響。

7、如何在不造成太大成本壓力的情况下盡可能滿足EMC要求?

由於電磁相容性導致的印刷電路板成本新增通常是由於新增了接地層的數量以增强遮罩效果,以及新增了鐵氧體磁珠、扼流圈和其他高頻諧波抑制設備。 此外,通常需要匹配其他機構的遮罩結構,以使整個系統通過EMC要求。

以下僅提供幾種PCB設計科技,以减少電路產生的電磁輻射效應。

1、儘量選擇訊號轉換速率較慢的設備,以减少訊號產生的高頻分量。

2、注意高頻元件的放置,不要離外部連接器太近。

3、注意高速訊號、佈線層及其回流路徑的阻抗匹配,以减少高頻反射和輻射。

4、在每個設備的電源引脚上放置足够和適當的去耦電容器,以減輕電源面和接地層上的雜訊。 特別注意電容器的頻率回應和溫度特性是否滿足設計要求。

5、外部連接器附近的接地可以與接地適當分離,連接器的接地可以連接到附近的底盤接地。

6、在一些特殊的高速訊號旁邊,可以適當地使用接地保護/分路跟踪。 但要注意保護/分流跡線對跡線特性阻抗的影響。

7、功率層距地面層收縮20H,H為功率層與地面層的距離。

8. 當有多個數位/a中的類比功能塊 PCB板, 傳統的方法是分離數位信號/類比接地. 原因是什麼?

分離數位/類比接地的原因是,數位電路在高電位和低電位之間切換時,會在電源和接地中產生雜訊。 雜訊的幅值與訊號的速度和電流的幅值有關。 如果未劃分接地層,並且數位區域電路產生的雜訊相對較大,並且類比區域電路非常接近,即使數模訊號不交叉,類比信號仍將受到接地雜訊的干擾。 也就是說,只有當類比電路區域遠離產生大雜訊的數位電路區域時,才能使用非分割數模方法。