混合電路PCB資料和佈線選擇的注意事項
問題:在當今的無線通訊設備中, 射頻部分通常採用小型室外單元結構, 而射頻部分, 室外機的中頻部分, 監測室外機的低頻電路部分通常部署在同一PCB上. 打擾一下, 這種PCB佈線的資料要求是什麼? 如何防止射頻之間的干擾, 中頻和低頻電路?
答:混合電路設計是一個大問題,很難找到完美的解決方案。 通常,射頻電路在系統中作為獨立的單板進行佈置和接線,甚至還有一個特殊的遮罩腔。 此外,射頻電路通常是單側或雙側的,並且電路相對簡單,所有這些都用於减少對射頻電路的分佈參數的影響,並提高射頻系統的一致性。 與普通FR4資料相比,射頻電路板傾向於使用高Q基板。 這種資料具有相對較小的介電常數、較小的傳輸線分佈電容、高阻抗和小訊號傳輸延遲。
在混合電路設計中,儘管射頻電路和數位電路構建在同一個PCB上,但它們通常分為射頻電路區和數位電路區,並分別進行佈局和佈線。 通過膠帶和遮罩盒進行接地,在它們之間進行遮罩。
關於輸入和輸出終止方法和規則
問題:在現代 高速PCB設計, 為了確保訊號的完整性, 通常需要終止設備的輸入或輸出. 終止方法是什麼? 什麼因素决定終止方法? 規則是什麼?
答:終端,也稱匹配。 通常根據匹配位置分為主動端匹配和終端匹配。 源端匹配一般為電阻串聯匹配,終端匹配一般為並聯匹配。 有很多方法,包括電阻上拉、電阻下拉、大衛南匹配、交流匹配和肖特基二極體匹配。 匹配方法一般由緩衝器特性、拓撲條件、電平類型和判斷方法决定,還應考慮訊號占空比、系統功耗等。 數位電路最關鍵的方面是定時問題。 添加匹配的目的是提高訊號質量,並在決策時刻獲得可確定的訊號。 對於電平有效訊號,在保證設定和保持時間的前提下,訊號品質穩定; 對於有效訊號,在保證訊號延遲單調性的前提下,訊號變化延遲速度滿足要求。
處理佈線密度時應注意哪些問題?
問題:當電路板的尺寸固定時, 如果設計需要容納更多功能, 通常需要新增PCB的跡線密度, 但這可能會新增軌跡的相互干擾, 同時, 記錄道的阻抗太薄,無法降低, what are the skills in high-speed (>100MHz) high-density PCB設計?
答:設計高速高密度PCB時, crosstalk interference (crosstalk interference) really needs special attention, 因為它對定時和信號完整性有很大影響. 這裡有幾點需要注意:1. 控制軌跡特徵阻抗的連續性和匹配. 2. 記錄道間距的大小. 常見的間距是線寬的兩倍. 通過模擬可以瞭解道間距對定時和信號完整性的影響, 並找到最小容許間距. 不同晶片訊號的結果可能不同. 3. 選擇適當的終止方法. 4. 避免兩個相鄰層具有相同的佈線方向, 即使電線上下重疊, 因為這種串擾比同一層上相鄰佈線的串擾大. 5. 使用盲板/埋入過孔以新增跡線面積. 然而, 製造成本 PCB板 將新增. 在實際實現中,確實很難實現完全並行和等長, 但仍有必要盡可能多地這樣做. 此外, 可以保留差分端接和共模端接,以減輕對定時和信號完整性的影響.