회로 기능 요구 사항을 충족하려면 가능한 한 민감한 전압 임계값이 높은 컴포넌트를 사용해야 합니다.PCB 보드의 정전기 방전 감도는 보드에서 가장 민감한 전압 임계값이 낮은 컴포넌트에 의해 결정되기 때문입니다.올바른 선택을 실현하는 것 외에도 기능과 모델은 같지만 PCB 제조업체가 다른 구성 요소의 민감한 전압 임계값은 차이가 클 수 있습니다.컴포넌트는 동일한 PCB 제조업체에서 왔지만 생산 로트가 다르고 다를 수도 있습니다.
1: 출력 전류를 제한하면 CMOS 회로의 잠금 효과를 방지할 수 있음
잠금 효과는 CMOS 회로에 고유한 작동 중지 모드입니다.이것은 CMOS 회로의 내부 구조에 기생 PNP 트랜지스터와 NPN 트랜지스터가 존재하고 그 사이에 기생 PNPN 트랜지스터 구조가 형성되기 때문에 CMOS 회로의 잠금 효과는 때때로
트랜지스터 효과라고도 한다.이 상호 잠금 양의 피드백 구조는 정전기 방전과 같은 외부 요인에 의해 촉발 될 수 있으며 PNP 튜브 (또는 NPN 튜브) 에서 전류가 흐르고 다른 기생 NPNN 튜브 (또는 PNP 튜브) 를 통해 전류를 증폭시킬 수 있으며 양의 피드백으로 인해 전류는 점점 커지고 결국 소실됩니다.CMOS 부품이 인쇄 회로 기판을 설계할 때 고려해야 할 문제 중 하나는 전류를 제한하여 잠금 상태를 유지할 수 없도록 하는 것임을 알 수 있다.일반적인 솔루션은 저항기를 사용하여 각 출력 단자를 케이블과 분리하고 두 개의 고속 스위치 다이오드를 사용하여 케이블을 통해 VDD(누극 전원) 및 VSS(원극 전원)로 고정하는 것입니다.
2: 필터링 네트워크 사용
경우에 따라 CMOS 회로 시스템과 기계적 접점 사이에 긴 입력 케이블이 필요하므로 전자기 간섭의 가능성이 높아지므로 필터 네트워크를 고려해야 합니다.이와 동시에 긴 입력선은 반드시 비교적 큰 분포용량과 분포전감을 동반해야 하는데 이는 LC자격진동을 형성하기 쉽다. 특히 입력단에 음진동전압이 있을 때 보호를 초래할수 있다.
네트워크의 다이오드가 타서 망가졌다.이 문제를 해결하는 방법은 입력단에 저항기를 연결하는 것이다.저항은 공식 R=VDD/1mA 에 따라 선택할 수 있습니다.예를 들어, VDD=10V일 경우 R=10k입니다.
3: RC 네트워크
가능한 경우 양극 부품의 민감한 입력 단자의 경우 저항 값이 큰 저항기와 최소 100pF의 콘덴서로 구성된 RC 네트워크를 사용하여 정전기 방전의 영향을 줄일 수 있습니다.그러나 회로 특성에 대한 요구가 있으면 두 개의 병렬 다이오드를 사용하여 입력단의 접지를 단락시킬 수 있으며, 이 두 다이오드는 임의의 극성에서 0.5V까지 고정할 수 있다.이를 통해 입력 특성에 대한 간섭을 줄일 수 있습니다.
4: CMOS 장치에 대한 부동 입력 핀 방지
보드에 용접된 CMOS 부품의 입력 단자가 뜨지 않도록 합니다.또한 CMOS 장치에 사용되지 않는 모든 이중 입력 지시선은 부동을 허용하지 않습니다.이는 일단 입력단이 부동상태를 유지하면 입력전세가 불안정상태에 처하게 되는데 이는 회로의 정상적인 론리관계를 파괴할뿐만아니라 높은 입력저항으로 하여 정전기가 뚫리고 외부소음이 초래되기때문이다.
음향 교란과 기타 현상.이중 입력 단자는 회로의 기능에 따라 별도로 처리해야 합니다.예를 들어, AND 게이트와 NAND 게이트 회로의 예비 입력 포트는 VDD 또는 하이 레벨에 연결되어야 합니다.OR 게이트와 NOR 게이트의 이중 입력 단자는 VSS 또는 저전력 레벨에 연결되어야 합니다.