Präzisions-Leiterplattenherstellung, Hochfrequenz-Leiterplatten, mehrschichtige Leiterplatten und Leiterplattenbestückung.
PCB-Neuigkeiten

PCB-Neuigkeiten - Acht Missverständnisse von PCB Circuit Design

PCB-Neuigkeiten

PCB-Neuigkeiten - Acht Missverständnisse von PCB Circuit Design

Acht Missverständnisse von PCB Circuit Design

2021-11-10
View:474
Author:Kavie

Phänomen 1: Die PCB-Design Anforderungen dieser Leiterplatte sind hoch nicht, Verwenden Sie also einen dünneren Draht und ordnen Sie ihn automatisch an. Kommentar: Automatische Verdrahtung nimmt zwangsläufig eine größere Leiterplattenfläche ein, und gleichzeitig, Es produziert viele Male mehr Durchkontaktierungen als manuelle Verdrahtung. In Chargen In einem großen Produkt, neben betriebswirtschaftlichen Faktoren, die Faktoren, die Leiterplattenhersteller Berücksichtigen Sie zur Preisreduktion die Linienbreite und die Anzahl der Durchkontaktierungen, welche sich jeweils auf die Ausbeute der Leiterplatte und die Anzahl der verbrauchten Bohrer auswirken, Die Preissenkung fand einen Grund.


PCB


Phänomen 2: Diese Bussignale werden alle von Widerständen gezogen, so fühle ich mich erleichtert.



Kommentar: Es gibt viele Gründe, warum Signale nach oben und unten gezogen werden müssen, aber nicht alle müssen gezogen werden. Die Pull-Up- und Pull-Down-Widerstände ziehen ein einfaches Eingangssignal, und der Strom ist weniger als zehn Mikroampere, aber wenn ein angetriebenes Signal gezogen wird, der Strom wird den Milliamp-Pegel erreichen. Das aktuelle System hat oft 32-Bit Adressdaten je, Wenn die 244/245 isolierter Bus und andere Signale werden hochgezogen, Auf diesen Widerständen werden einige Watt Stromverbrauch verbraucht.



Phänomen 3: Wie man mit diesen unbenutzten I umgeht/O Ports von CPU und FPGA? Lassen Sie es zuerst leer, und später darüber reden.



Kommentar: If the unused I/O-Port bleibt schwimmend, Es kann zu einem Eingangssignal werden, das wiederholt mit ein wenig Störung von der Außenwelt oszilliert, und der Stromverbrauch von MOS-Geräten hängt grundsätzlich von der Anzahl der Flips der Gate-Schaltung ab. Wenn es hochgezogen wird, Jeder Pin hat auch einen Mikroampere Strom, so the best way is to set it to output (of course, no other signals with driving can be connected to the outside) Phenomenon 4: This FPGA has so much left You can't run out of doors, Also spielen wir es aus. Kommentar: Der Stromverbrauch von FGPA ist proportional zur Anzahl der verwendeten Flipflops und der Anzahl der Flips, So kann der Stromverbrauch des gleichen FPGA-Typs bei verschiedenen Schaltungen und unterschiedlichen Zeiten 100-mal unterschiedlich sein. Die Minimierung der Anzahl der Flip-Flops für schnelles Flippen ist der grundlegende Weg, den FPGA-Stromverbrauch zu reduzieren.



Phänomen 5: Der Stromverbrauch dieser kleinen Chips ist sehr niedrig, Keine Notwendigkeit, die Kommentare zu berücksichtigen: Es ist schwierig, den Stromverbrauch des intern nicht komplizierten Chips zu bestimmen, Es wird hauptsächlich durch den Strom auf dem Stift bestimmt, ABT16244, Leistungsaufnahme ohne Last Wahrscheinlich unter 1 mA, but its indicator is that each pin can drive a load of 60 mA (such as matching a resistance of tens of ohms), das ist, the maximum power consumption of the full load can reach 60*16=960mA, Natürlich ist es nur das Netzteil mit so einem großen Strom, die ganze Hitze fällt auf die Last.



Phänomen 6: Der Speicher hat so viele Steuersignale. Meine Leiterplatte muss nur die OE- und WE-Signale verwenden. Die Chipauswahl sollte geerdet sein, so dass die Daten während des Lesevorgangs viel schneller herauskommen.



Comment: The power consumption of most memories when the chip selection is valid (regardless of OE and WE) will be more than 100 times larger than when the chip selection is invalid. Daher, CS sollte verwendet werden, um den Chip so weit wie möglich zu steuern, und solange andere Anforderungen erfüllt sind. Es ist möglich, die Breite des Chipauswahlimpulses zu verkürzen.



Phänomen 7: Warum sind diese Signale übertrieben? Solange die Übereinstimmung gut ist, comments can be eliminated: Except for a few specific signals (such as 100BASE-T, CML), es gibt Überschuss, solange es nicht sehr groß ist, es muss nicht unbedingt abgeglichen werden, auch wenn es übereinstimmt, es ist nicht notwendig. Beste. Zum Beispiel, Die Ausgangsimpedanz von TTL ist kleiner als 50 Ohms, und einige sogar 20-Ohm. Wenn ein solcher großer Matching Widerstand verwendet wird, die Strömung wird sehr groß sein, der Stromverbrauch wird inakzeptabel sein, und die Signalamplitude wird zu klein sein, um verwendet zu werden. Außerdem, Die Ausgangsimpedanz eines allgemeinen Signals bei Ausgabe eines hohen Pegels und Ausgabe eines niedrigen Pegels ist nicht gleich, und es gibt keine Möglichkeit, ein komplettes Match zu erreichen. Daher, das Matching von TTL, LVDS, 422 und andere Signale können akzeptabel sein, solange der Überschuss erreicht wird.



Phänomen 8: Die Verringerung des Stromverbrauchs ist eine Frage des Hardware-Personals, und hat nichts mit Software zu tun