電路設計中的幾個誤區
現象1: 印刷電路板設計 該板要求不高, 囙此,使用較薄的螺紋並自動製造.
評論:自動路由將不可避免地佔用更大的空間 印刷電路板 地區, 同時產生的過孔數量是手動佈線的數倍. 在大批量產品中, 影響 印刷電路板製造商 consider for reducing prices are business factors, 包括線路寬度和天橋. 孔的數量, 分別影響 印刷電路板 鑽頭消耗量, 節省供應商成本, 並找到了降價的原因.
現象2:這些匯流排訊號都是由電阻拉的, 所以我覺得很輕鬆.
評論:訊號需要上下移動的原因有很多, 但並不是所有人都需要拉. 上拉和下拉電阻器拉一個簡單的輸入信號, 電流小於幾十微安, 但當拉動驅動訊號時, 電流將達到毫安培級. 當前系統通常每個都有32比特地址數據, 如果244/245隔離匯流排和其他訊號被拉上, 這些電阻器將消耗幾瓦的功耗.
現象3:如何處理這些未使用的I/O CPU和FPGA的埠? 先讓它空著, 以後再談.
注釋:如果未使用的I/O埠保持浮動, 由於外界的干擾,它可能會成為一個反復振盪的輸入信號, MOS器件的功耗基本上取決於門電路的翻轉次數. 如果它被拉起, 每個引脚也將具有微安電流, so the best way is to set it as output (of course, no other signals with driving can be connected to the outside)
Phenomenon 4: There are so many doors left in this FPGA to use up, so you can play to your heartâs content
Comment: The power consumption of FGPA is directly proportional to the number of flip-flops used and the number of flips. 因此, 同一類型FPGA在不同電路和不同時間的功耗可能相差100倍. 最小化高速觸發器的數量是降低FPGA功耗的根本途徑.
現象5:這些小晶片的功耗非常低, so there is no need to consider
Comment: It is difficult to determine the power consumption of the internal chip 那就是 not too complicated. 主要由引脚上的電流决定. ABT16244空載時消耗小於1 mA, 但它的指示器是每個針腳. It can drive a load of 60 mA (such as matching a resistance of tens of ohms), that is, the maximum power consumption of a full load can reach 60*16=960mA. 當然, 只有電源電流這麼大, 熱量落在負載上.
信號完整性設計與模擬, 高速 印刷電路板設計 和故障糾正, 一些小問題可以在信號完整性網站上查閱