1 項目的總體佈局 <堅強的>印刷電路板 and device layout
1) Whether a product is successful or not, 必須注意內在品質, 另一個是考慮整體美學. 只有當兩者都完美時,產品才能被視為成功; 在 PCB板, 組件的佈局要求應平衡且稀疏. 密集有序, 非頂部重型或重型, 盡可能少的過孔; 電路板的形狀為矩形. 縱橫比為3:2.或4:3; 4層板的雜訊比雙層板低20dB. 6層板的雜訊比4層板低10dB. 經濟條件允許時, 儘量使用多層板.
2) The circuit board is generally divided into analog circuit area (afraid of interference), digital circuit area (afraid of interference, and interference), power drive area (interference source), 囙此,董事會應合理劃分為3個方面.
3) The device generally chooses devices with low power consumption and good stability, 使用盡可能少的高速設備.
4) The lines are exquisite: the lines that can be made wide should not be made thin; the high-voltage and high-frequency lines should be smooth, 而且不應該有尖銳的倒角, 角不應使用直角. 接地線應盡可能寬, 並且應該使用大面積的銅, 這大大改善了連接點問題.
5) The external clock is a high-frequency noise source, 這不僅會對應用系統造成干擾, 但也可能對外界造成干擾, 電磁相容檢測不達標. 在對系統可靠性要求高的應用系統中, 選用低頻單片機是降低系統雜訊的原則之一. 近年來, 一些生產8051相容微控制器的製造商也採用了一些新技術,將對外部時鐘的需求减少到1/在不犧牲計算速度的情况下. 內部鎖相環科技廣泛應用於32比特微控制器中, 這將外部時鐘頻率降低到32KHz, 而內部匯流排速度新增到8MHz甚至更高.
6) The wiring should have a reasonable direction: such as input/輸出, 自動控制/直流, strong/弱訊號, 高頻/低頻率, 高壓/低電壓, 等., their direction should be linear (or separated) and must not blend with each other. 其目的是防止相互干擾. 趨勢是直線的, 但這通常不容易實現, 不利趨勢是迴圈的. 對於DC, 小訊號, 低電壓 PCB板 設計要求可以更低. 所以“合理”是相對的. 上層和下層之間的佈線方向基本垂直. 整個董事會都不想統一, 那些可以擠壓的不應該擠在一起.
7) In terms of device arrangement, 與其他邏輯電路一樣, 相關設備應盡可能靠近放置, 從而獲得更好的抗雜訊效果. 時鐘發生器, 晶體振盪器和CPU的時鐘輸入容易產生雜訊, 所以他們應該彼此靠近, 尤其不要在晶體振盪器下運行訊號線. 易產生譟音的設備, 低電流電路, 高電流電路應盡可能遠離邏輯電路. 如果可能的話, 應製作另一塊電路板.
2. Ground wire technology SkE safety regulations and electromagnetic compatibility network
1) Analog circuits and digital circuits have many similarities and differences in the design and wiring methods of component layout diagrams. 在類比電路中, 由於放大器的存在, 接線產生的極小雜訊電壓將導致輸出信號嚴重失真. 在數位電路中, TTL雜訊容限為0.4V~0.6V, CMOS雜訊容限為0.3 Vcc. ~0.45次, 囙此數位電路具有很强的抗干擾能力. 合理選擇良好的電源和接地匯流排模式是儀器可靠運行的重要保證. 電源和接地母線會產生相當多的干擾源, 其中地線引起的雜訊干擾.
2) The digital ground is separated from the analog ground (or grounded at one point), 接地線加寬. 導線寬度應根據電流確定. 一般來說, the thicker the better (a 100mil wire passes through a current of about 1 to 2A). Ground wire > power wire > signal wire is a reasonable choice of wire width.
3) The power line and the ground line should be as close as possible, 整個印製板上的電源和接地應分佈成“良好”形狀, 這樣可以平衡配電線路電流.
4) In order to reduce the crosstalk between the lines, 如有必要,可以新增列印線之間的距離, 一些零伏線路被放置在其中,作為線路之間的隔離. 尤其是在輸入和輸出信號之間, 解耦的3種科技, 過濾 and isolation
a Decoupling, filtering, 隔離是硬體抗干擾的3種常用措施.
b電源輸入端連接在10~100uf的電解電容器上. 如果可能的話, 最好連接100uF以上; 原則上, 每個集成電路晶片應配備一個0.01pF陶瓷電容器. 但電容器; 對於抗雜訊能力弱且關閉時功率變化大的設備, 比如RAM和ROM儲存設備, a decoupling capacitor should be directly connected between the power line and the ground line of the chip;
c Filtering refers to classifying various types of signals according to their frequency characteristics and controlling their direction. 常用的是各種低通濾波器, 高通濾波器, 帶通濾波器. 低通濾波器用於輸入交流電源線上,以允許50周的交流電源順利通過, 其他高頻雜訊被引入地面. 低通濾波器的配寘名額是插入損耗. 選定的低通濾波器插入損耗太低,無法抑制雜訊, 高插入損耗會導致“洩漏”,影響系統的人身安全. 應根據系統中的信號處理要求選擇和使用高通和帶通濾波器.
d典型的訊號隔離是光隔離. 用光電隔離裝置隔離單片機的輸入和輸出, 一方面, 干擾訊號不能進入單片機系統, 另一方面, 單片機系統本身的雜訊不會通過傳導進行傳輸. 遮罩用於隔離空間輻射. 對於譟音特別大的部件, 例如開關電源, 它們被金屬盒子蓋住了, 可以减少雜訊源對單片機系統的干擾. 對於特別害怕干擾的類比電路, 如高靈敏度微弱訊號放大電路, 它們可以被遮罩. 重要的是,金屬遮罩本身必須連接到真實的地面SkE安全規則和電磁相容網絡 PCB板.