における信号減衰 高速PCB 回路設計は頭痛. 回路設計技師として, 配線の際に信号の減衰を小さくする必要がある. 高速回路設計における信号減衰を低減する方法を主に紹介する, あなたを助けたい.
まず、リアクタンス経路を減らす
高速回路設計において、接地層はデジタルおよびアナログ部分に分割されるが、2つのセクションは、短いリアクタンス経路を提供するために電源に近接して接続されるべきである。同時に、高速の電力面の周りの回路フェンスを貫通したフェンスを通過させることは、2つの異なる放射器を生成するので、良好な抑制をもたらす。
つは、電源の整合性を確保する
高速回路を用いた高速回路設計において,アナログ回路とディジタル回路を干渉・放射の高速回路部分に防ぐことができる。層の数が許容できれば、2つのグランドプレーンの間に高速パワープレーンを配置する。これは、ボード上のグランドプレーンから高速パワープレーンを分離する。
インピーダンス整合性を確保する
高速回路設計においては,高速信号が短い回路で伝送線路効果を生じるので,高速回路をできるだけ短くするほうが良い。インピーダンス制御は、配線が基板全体に一貫したインピーダンスを有することを保証するために基板上で使用される。
四、穴に注意を払う
使用される穴の数を最小にするために、高速回路設計。各スルーホールは、配線にインピーダンスを付加するので、配線に整合する特定のインピーダンスを有するようにスルーホールを設計することは困難である。いかなるスルーホールも信号共振を防止するために逆にされなければならなくて、差動対の逆ドリルが対称であることを確実とするために余分の注意をとらなければなりません。スルーホールが高速線で使われなければならないならば、オプションはインピーダンス変化を防ぐために平行に2つのスルーホールを使うことになっています。これには2つの利点がある。それは、線のさらなるインピーダンスを減らします;二つのスルーホールの全インピーダンスが並列に減少し、それによってスルーホールの低共振周波数が信号に増加する。
五面実装部品の使用
高速信号設計のために、表面実装コンポーネントが使用される。スルーホール組立体が使用されるので、部品ピンの残りは信号反射の別のソースを生成し、それは信号減衰を引き起こす。