Bitte empfehlen Sie eine EDA-Software, die für die schnelle Signalverarbeitung und -übertragung geeignet ist.
Konventionelle Schaltungsdesign, INNOVEDA PADS ist sehr gut, und es gibt eine passende Simulationssoftware, und diese Art von Design nimmt oft 70% der Anwendungen ein. Beim Entwurf von Hochgeschwindigkeitsstrecken, analoge und digitale Hybridschaltungen, Die Lösung mit Cadence sollte eine Software mit relativ guter Leistung und Preis sein. Natürlich, Mentors Leistung ist immer noch sehr gut, insbesondere sein Design Flow Management sollte die beste sein.
2. Interpretation der Bedeutung jeder Ebene der Leiterplatte
Topoverlay ---- Der Name des oberen Geräts, auch Top Siebdruck oder Top Bauteil Legende genannt, wie R1 C5, IC10.
Bottomoverlay----similarly
multilayer-----If you design a 4-layer board, Sie legen ein freies Pad oder, und als Multilayer definieren, dann erscheint sein Pad automatisch auf den 4-Lagen. Wenn Sie es nur als oberste Ebene definieren, dann erscheint sein Pad nur auf der obersten Schicht.
3, 2G und über Hochfrequenz PCB-Design, Routing, Layout, welche Aspekte zu beachten sind?
Hochfrequenz-Leiterplatten Oben 2G gehören zum Hochfrequenz-Schaltungsdesign und fallen nicht in den Rahmen der Diskussion des Hochgeschwindigkeits-digitalen Schaltungsdesigns. Das Layout und die Routing der Hochfrequenzschaltung sollten zusammen mit dem Schaltplan berücksichtigt werden., weil das Layout und das Routing Verteilungseffekte verursachen. Darüber hinaus, Einige passive Bauelemente in der Auslegung von Hochfrequenzschaltungen werden durch parametrisierte Definitionen und spezielle Kupferfolien realisiert. Daher, EDA-Werkzeuge werden benötigt, um parametrisierte Geräte bereitzustellen und spezielle Kupferfolien zu bearbeiten.
Mentors Boardstation verfügt über ein spezielles HF-Designmodul, das diese Anforderungen erfüllen kann. Darüber hinaus, Allgemeines HF-Design erfordert spezielle HF-Schaltungsanalysewerkzeuge. Der berühmteste in der Branche ist agilent's eesoft, die eine gute Schnittstelle zu Mentors Tools hat.
4, 2G und über Hochfrequenz PCB-Design, Welche Regeln sollten bei der Gestaltung von Microstrip befolgt werden??
HF-Mikrostreifenleitungsdesign erfordert dreidimensionale Feldanalysewerkzeuge, um Übertragungsleitungsparameter zu extrahieren. Alle Regeln sollten in diesem Feld Extraktion Tool spezifiziert werden.
5. Für eine Leiterplatte mit allen digitalen Signalen, Es gibt eine 80MHz Taktquelle auf dem Board. Darüber hinaus to the use of wire mesh (grounding), um eine ausreichende Antriebsleistung zu gewährleisten, welche Art von Schaltung sollte zum Schutz verwendet werden?
Sicherstellen der Laufwerksfähigkeit der Uhr. Es sollte nicht durch Schutz realisiert werden. Allgemein, Ein Taktantriebs-Chip wird verwendet. Die allgemeine Sorge über die Taktantriebsfähigkeit ist auf mehrere Taktlasten zurückzuführen. Nehmen Sie die Uhr an, um den Chip zu fahren, Ein Taktsignal in mehrere umwandeln, die Punkt-zu-Punkt-Verbindung übernehmen. Bei der Auswahl des Antriebschips, zusätzlich zur Gewährleistung, dass die Last grundsätzlich aufeinander abgestimmt ist, the signal edge meets the requirements (usually the clock is an edge valid signal). Bei der Berechnung des Systemzeitpunkts, Die Verzögerung der Uhr im Antriebschip sollte gezählt werden.
6. Wenn eine separate Taktsignalkarte verwendet wird, welche Art von Schnittstelle im Allgemeinen verwendet wird, um sicherzustellen, dass die Übertragung des Taktsignals weniger beeinträchtigt wird?
Je kürzer das Taktsignal, je kleiner der Übertragungsleitungseffekt. Die Verwendung einer separaten Taktsignalplatine erhöht die Signalverdrahtungslänge. Und die Erdung Stromversorgung der einzelnen Platine ist auch ein Problem. Wenn Fernübertragung erforderlich ist, Differentialsignale werden empfohlen. Das LVDS-Signal kann die Anforderungen an die Antriebsfähigkeit erfüllen, Aber Ihre Uhr ist nicht zu schnell und es ist nicht notwendig.
7, 27M, SDRAM clock lines (80M-90M), Die zweite und dritte Oberschwingung dieser Taktleitungen sind nur im VHF-Band, und die Störung wird groß sein, nachdem die Hochfrequenz vom Empfangsende eintritt. Zusätzlich zur Verkürzung der Linienlänge, Welche anderen guten Methoden gibt es??
Wenn die dritte Oberschwingung groß und die zweite Oberschwingung klein ist, Es kann daran liegen, dass der Signallastzyklus 50%ist, denn in diesem Fall, das Signal hat keine gleichmäßigen Oberschwingungen. Zur Zeit, Sie müssen den Signallastzyklus ändern.
Darüber hinaus, für unidirektionale Taktsignale, Source Terminal Serie Matching wird in der Regel verwendet. Dies kann Sekundärreflexionen unterdrücken, beeinflusst aber nicht die Taktkantenrate. Der Quellabgleichswert kann mit der folgenden Formel ermittelt werden.
8. Was ist die Routing-Topologie?
Topologie, und einige werden auch Routing Order genannt. Für die Verdrahtungsreihenfolge des Multiport-Netzwerks.
9. So passen Sie die Topologie der Spur an, um die Integrität des Signals zu verbessern?
Diese Art der Netzsignalrichtung ist komplizierter, weil für unidirektionale, bidirektionale Signale, und verschiedene Pegeltypen von Signalen, die topologischen Einflüsse sind unterschiedlich, Es ist schwierig zu sagen, welche Topologie für die Signalqualität vorteilhaft ist. Und bei der Vorsimulation, Welche Topologie zu verwenden ist sehr anspruchsvoll für Ingenieure, Erforderliches Verständnis der Schaltungsprinzipien, Signaltypen, und sogar Verdrahtungsschwierigkeiten.
10. Wie man EMI-Probleme durch Anordnung von Schichten reduziert?
Zunächst einmal, Das EWI muss vom System aus betrachtet werden. Leiterplatte allein kann das Problem nicht lösen.
Für das EWI, Ich denke, der Hauptzweck ist, den kürzesten Rückweg für das Signal bereitzustellen, Verringerung der Kupplungsfläche, und Unterdrückung differentieller Modestörungen. In addition, Die Bodenschicht ist fest mit der Leistungsschicht gekoppelt, die epitaktischer ist als die Powerschicht, das gut zur Unterdrückung von Gleichtaktstörungen ist.