PCB 교정을 위해 컴포넌트를 사용할 때 주의해야 할 문제
PCB 고주파 보드의 교정에서는 회로 기능 요구 사항을 충족하는 전제하에 가능한 한 민감도가 높은 전압 임계값을 가진 컴포넌트를 사용해야 합니다.보드의 정전기 및 방전 감도는 보드에서 가장 민감한 전압 임계값이 낮은 컴포넌트에 따라 달라집니다.CMOS 회로의 잠금 효과를 방지하기 위해 출력 전류를 제한하는 잠금 효과는 CMOS 회로 내부 구조에 기생 PNPN 트랜지스터와 NPN 트랜지스터가 존재하는 것을 말한다.이 상호 잠금 양의 피드백 구조는 정전기 방전과 같은 외부 요인에 의해 촉발 될 수 있으며 PNP 튜브 (또는 NPN 튜브) 에서 전류가 흐르고 다른 기생 NPNN 튜브 (또는 PNP 튜브) 를 통해 전류를 증폭시킵니다. 양의 피드백으로 인해 전류는 점점 커지고 결국 소각됩니다.전류를 제한해 잠금 상태를 유지할 수 없도록 하는 것이 CMOS 부품이 PCB 검증을 할 때 고려해야 할 문제 중 하나임을 알 수 있다. 저항기를 사용하여 각 출력 단자를 케이블과 분리하고 고속 스위치 다이오드용 케이블 집게 2개를 사용하여 VDD(누극 전원)와 VSS(원극 전원)에 비트하는 것이 일반적인 솔루션이다.
2. 필터 네트워크를 사용하면 CMOS 회로 시스템과 기계적 접점 사이에 긴 입력 케이블이 필요할 때가 있는데, 이는 전자기 간섭의 가능성을 증가시키기 때문에 필터 네트워크를 사용하는 것을 고려해야 한다.이와 동시에 긴 입력선은 필연적으로 비교적 큰 분포용량과 분포전감을 동반하여 LC의 자격진동을 쉽게 형성하여 네트워크를 보호하는 리극관이 타버리게 된다.솔루션은 입력 포트에 R=VDD/1mA.3 공식에 따라 선택할 수 있는 저항기를 직렬로 연결하는 것입니다.RC 네트워크는 가능한 경우 양극 부품의 민감한 입력 단자에 대해 저항치가 큰 저항기와 최소 100pF의 콘덴서로 구성된 RC 네트워크를 사용하여 정전기 방전의 영향을 줄일 수 있다.CMOS 부품의 입력 핀이 PCB 고주파 보드 교정에 부동하지 않도록 하고, CMOS 부품이 PCB 회로 기판의 입력 포트에 용접되어 부동하지 않도록 할 필요가 있다.또한 CMOS 부품에 사용되지 않는 모든 이중 입력 지시선은 부동을 허용하지 않는다는 점에 유의해야 합니다.이는 일단 입력단이 걸리면 입력전위가 불안정한 상태에 처하게 되는데 이는 회로의 정상적인 론리관계를 파괴할뿐만아니라 정전기격파와 외부소음교란을 쉽게 일으킬수 있기때문이다.이중 입력 단자는 회로의 기능에 따라 별도로 처리해야 합니다.