プリント基板の干渉防止設計は、特定の回路との密接な関係を有する. ここではいくつかの一般的な干渉干渉の唯一のPCB設計 説明する.
1.電源コードの設計
プリント基板の電流により、電力線の幅を大きくしてループ抵抗を小さくしようとする。同時に、電源線と接地線の方向をデータ伝送方向と一致させ、アンチノイズ能力を向上させる。
2.接地線設計の原理
デジタルグランドをアナロググランドから分離する。回路基板上に論理回路と線形回路があれば、できるだけ切り離すべきである。低周波回路のグランドは、できるだけ単一点で並列に接地する必要がある。実際の配線が困難な場合は、部分的に直列に接続し、並列に接地することができる。高周波回路は、複数の点で接地され、接地線は短く、リースされるべきであり、グリッド状の大面積接地箔は、できるだけ高周波成分の周囲で使用されるべきである。
接地線はできるだけ厚くする。接地線が非常にきつく線を使用する場合、接地電位は電流の変化によって変化し、それはアンチ・ノイズ性能を低下させる。したがって、接地線は、プリント基板上の許容電流を3回通過できるように厚くする必要がある。可能であれば、接地線は2~3 mm以上でなければならない。
接地線は閉ループを形成する。ディジタル回路のみで構成されるプリント基板においては、接地回路のほとんどがループ状に配置され、耐ノイズ性が向上する。
デカップリングコンデンサ構成
従来の方法の1つPCBレイアウト設計は、プリント回路基板の各キー部分に適切なデカップリングコンデンサを構成することである. デカップリングコンデンサの一般的な構成原理は以下の通りである。
1.電力入力端子に10〜100μFの電解コンデンサを接続する。可能であれば、100 UF以上に接続する方が良いです。
2.原則として、集積回路チップは0.01 pFのセラミックコンデンサを備える。プリント基板のギャップが十分でない場合、1〜10 pFのタンタルコンデンサを4~8チップ毎に配置することができる。
3.RAMやROMの記憶装置などのシャットダウン時に、耐ノイズ性が弱く、大きなパワーが変化するデバイスでは、電源ラインとチップの接地線との間にデカップリングコンデンサを直接接続する必要がある。
4.コンデンサリードは特に高周波バイパスコンデンサに対して長すぎることはない。
5.接触器がある場合,リレー, ボタンおよびその他のコンポーネント PCB回路基板. それらを操作するとき, 大きなスパーク放電が発生する, そして、放電電流を吸収するためにRC回路を使用しなければならない. 一般に, Rは1 ~ 2 Kです, とCはです2.2〜47 uf.
6.CMOSの入力インピーダンスは非常に高く、誘導を受けやすいので、使用時には使用しない端子を接地したり、正の電源に接続する必要がある。