時 私 鋸 the PCB of エー コンピュータ マザーボード, 私 不思議な 何 エー グレート 物 to ビー 有能な to ドロー そば 自分. 後, 時 私 来 インto 連絡先 with Protel 99 se, 私 階段 インto the チーム of the 図面 板, エーnd then アルタム, カデンツ エーnd so on. With the 蓄積 of 図面 板 経験, 私 発見 あれ その他 エーnd その他 もの 必要 to ビー 有料 注意 to. エー グッド <エー href="エー_href_0" tエーrget="_bl安k">PCBボードエー> is ない ジャスト to 接続 the ワイヤ. レット ミー テル the ストーリー ゆっくり.
ファースト, 大部分 PCBデザイナー are 堪能な イン the 作業 原則 of 電子 コンポーネント, 知る 彼ら 相互 影響, and 理解する the 様々 データ 伝送 規格 あれ 構成する the 入力 and 出力 of the 回路 板. 安 優れた 電子 製品 必要 ない のみ 優れた 概略, でも also PCB レイアウト and 配線 職員, and the 後者 戯曲 a 不可欠 役割 イン the 成功 or 故障 of the ファイナル PCBボード. しかし, the その他 a 概略 デザイナー 知る アバウト 優れた レイアウト 技法, the その他 機会 there are to 避ける メジャー 問題.
二番目, the レイアウト 問題. 我々 すべて 知る あれ the 大部分 臨界 接続 デザイン イン PCB設計 is the 最短 and 大部分 ダイレクト パス, so あれ the 最も簡単な 方法 缶 ビー 使用 to 入手 the ベスト 結果.
三番目, the 処理 of クロック シグナル. 私t is 信じた あれ すべて それら 誰 ドゥ PCB デザイン are 苦しみ or 準備 to 苦しむ から the 問題 of クロック シグナル 干渉. だって the クロック ライン is も ロング or も ロング or パス 通し the シグナル ライン, etc., it 意志 増幅する the ジッター and オフセット for the 下流, 特に 時 the クロック スピード 増加. ファースト of すべて, PCB設計 should 避ける 使用 複数 レイヤー to 送信 the クロック, and ドゥ ない 有 ヴィアス on the クロック ライン, だって ヴィアス 意志 増加 the インピーダンス チェンジ of the トレース and the 反射 of the シグナル. 第二に, if the インナー レイヤー 必須 ビー 使用 to レイ アウト the クロック, the 上 and 下 レイヤー should 用途 the グラウンド 平面 to 減らす the 遅延. 三番目に, if the 導入 of クロック ノイズ on the パワー 平面 意志 増加 the PLL ジッター, a パワー 島 缶 ビー 作成 時 修飾 the PCB設計. この 技法 缶 用途 より厚い エッチング イン the メタル 平面 to 達成 the PLL アナログ パワー 供給 and デジタル パワー 供給. アイソレーション.
フォース, the 取扱い of ノイズ 課題. With the 改善 of PCB設計 スピード, 並行 スイッチング ノイズ, 並行 スイッチング 出力, リンギング, クロストーク グラウンド バウンス, パワー 供給 ノイズ, etc. also 現れる. To 解決する これら 問題, 我々 必須 処方する the 右 薬
エー .リンギングとクロストーク。キー信号線については,クロストーク問題に注意しなければならない。一般的に使用される方法は、差動対と差動信号とトレースを使用することである。これは基本的に誘導効果を排除し、リターンパスにおける誘導電流に起因する「バウンス」を減少させる。ノイズ
デカップリングとバイパスコンデンサの使用。一般に、デカップリングコンデンサは、PCBの電源と接地面との間のインダクタンスを低減し、PCB上の信号及び私Cのインピーダンスを制御する。バイパスコンデンサは、クリーンな電源(充電バンクを提供する)を提供する。通常、PCB配線に便利なコンデンサをデカップリングする。コンデンサの使用に関しては、デカップリングコンデンサの配線は、できるだけ短くなければならない。
c .インピーダンス整合に注意を払う。アンテナマッチング回路を行い、インピーダンス整合が重要な役割を果たしている。現在100ノンプル特性インピーダンスは、差動接続ラインの業界標準値となっている。100アンペアの差動ラインは、等しい長さの2つの50の対のシングルエンドラインで作られることができます。つのトレースが互いに接近しているので、ワイヤ間のフィールド結合はワイヤの微分モードインピーダンスを減らす。インピーダンスが100アンペアを維持するためには、トレースの幅を少し小さくする必要がある。その結果、100アンペアの差動対の各線のコモンモードインピーダンスは、50オームよりわずかに高い。あなたが本当に欲求不満になりたくないならば、PCBを作るとき、どんなインピーダンスがどんな痕跡に必要であるかについて、メーカーと交渉してください。
第五に、参照設計計画。現在、どんなMCUもその対応する参照設計を与えます。これらの回路基板は、通常、複数の目的のために設計されているが、それらが正確に設計された要件と一致しない場合があります。しかし、彼らはまだ解決策を作成するための出発点として使用することができます。このことから、キーパーツのルーティングと位置決めを見ることができ、デザインの成功率も大幅に向上します。
The 上記 is a 概要 of いくつか of マイ 経験 and レッスン イン PCB設計, 私 希望 it 意志 ビー ヘルプful to 皆さん. I also 希望 あれ 皆さん 缶 リーブ ミー a メッセージ and 議論する 様々 技法 of PCB設計 一緒に.