精密PCB製造、高周波PCB、高速PCB、標準PCB、多層PCB、およびPCBアセンブリ。
最も信頼性の高いPCB&PCBAカスタムサービスファクトリー。
PCBニュース

PCBニュース - PCB設計における回路基板配線規則

PCBニュース

PCBニュース - PCB設計における回路基板配線規則

PCB設計における回路基板配線規則

2021-11-01
View:351
Author:Kavie

PCB レイアウト 規則, there エーre 多く ポイント to 賃金 注意 to, でも bエーSicすべてy 通知 the followインg 規則, レイアウト PCBボード should ビー ベター, かどうか it is エー 高速 or 低周波 回路, it is bエーSicエーlly the 同じ.



一般規則

1.1 前分割 デジタル, アナログ, and ダナ大 シグナル 配線 地域 on the PCBボード.

1.2のデジタルおよびアナログコンポーネントおよび対応する配線は、できるだけ切り離されて、それらのそれぞれの配線領域に置かれるべきである。

1.3デジタル回路はパラレルバス/シリアルディーTEインタフェースの近くに置かれ、ダナ大回路は電話回線インターフェースの近くに置かれる。

1.4 dGNディー、agnd、およびグランドが分離されます。

力と地面の1.5の合理的な配布。

1.6高速デジタル信号のトレースはできるだけ短いはずです。

1.7敏感なアナログ信号の痕跡は、できるだけ短くなければなりません。

1.8電源と重要な信号跡のために広いケーブルを使用してください。

コンポーネント配置

システム回路図の2.1

デジタル、アナログ、ダナ大回路、関連回路を分割する

それぞれの回路にデジタル、アナログ、混合デジタル/アナログ部品を分割する

c)各ICチップの電源ピンと信号ピンの位置合わせに注目する。

2.2 Prelimインarily 分割 the 配線 面積 of the デジタル, アナログ, and ダナ大 回路s on the PCBボード (general 比率 2/1/1), and キープ the デジタル and アナログ コンポーネント and 彼ら 対応 配線 AS ファー アウェイ AS 可能 and 制限する それら イン 彼ら それぞれ 配線 地域.

注意:ダナ大回路が大きな割合を占めるときには、コンポーネントの間隔、高電圧の抑制、電流制限などの局所的な規則に従って調整することができる、その配線領域を横断するより多くの制御/ステータス信号トレースが存在する。

2.3の予備除算の後、コネクタとジャックからコンポーネントを配置し始めます:

コネクタとジャックの周りにプラグインの位置を残します

部品周辺の電源配線及び接地配線を残す

ソケットの周りに対応するプラグインの位置を残します。

2.4最初の場所は、モデムデバイス、A / D、D / A変換チップなどの混合コンポーネントです。

コンポーネントの配置方向を決定し、デジタル信号とアナログ信号ピンをそれぞれの配線領域に向かわせるようにしてください

b)デジタル及びアナログ信号配線領域の接合部に部品を配置する。

2.5すべてのアナログ装置を置いてください

ダナ大回路を含むアナログ回路部品を配置する

アナログデバイスは互いに近接しており、TXA 1、TXA 2、林、VC及びVREF信号トレースを含むPCBの側に配置される

TX 1 , TXA 2 , 林 , VC , VREF信号線の周りに高ノイズ成分を配置しないようにする

シリアルDTEモジュールについて

直列インターフェース信号の受信機/ドライバは、チョーク及びキャパシタのような各ラインに加えられるノイズ抑制デバイスを低減/回避するために、コネクタに対して可能な限り近接して高周波クロック信号トレースから遠ざかるべきである。

2.6デジタルコンポーネントとデカップリングコンデンサ

デジタルコンポーネントは、トレースの長さを減らすために中心に配置されます

ICの電源とグランドとの間に0.1 UFのデカップリングコンデンサを配置し、接続トレースをできるだけ短くする必要がある。

パラレルバスモジュールのために、コンポーネントはアプリケーションバスインタフェース規格に従うためにコネクタのエッジに近く配置される

シリアルDTEモジュールでは、インターフェース回路はコネクタに近い

e)水晶発振回路は駆動装置にできるだけ近い。

各々の領域の接地線は、通常、0オームオーム抵抗器またはビーズを有する一つ以上の点で接続される。

信号ルーティング

モデム信号配線の3.1では、ノイズが発生しやすい信号線と干渉に影響されやすい信号線をできるだけ遠くに保つべきである。それが避けられないならば、孤立するために中立の信号線を使ってください。

3.2デジタル信号配線は、できるだけデジタル信号配線領域に置かれるべきです

アナログ信号配線領域で可能な限りアナログ信号配線を配置する(孤立配線を予め配線領域から配線を防止するために予め配置しておけばよい。

デジタル信号トレースおよびアナログ信号トレースは、交差結合を減らすために垂直である。

3.3は、アナログ信号配線領域にアナログ信号トレースを閉じ込めるために孤立したトレース(通常グラウンド)を使用する。

アナログ領域の孤立したグランドトレースは、50 - 100の線のライン幅を有するPCBの両側のアナログ信号配線領域を囲む

デジタルエリアの孤立したグランドトレースは、PCBの両側のデジタル信号配線領域を50 - 100マイルの線幅で囲む。そして、PCBの一方側は200マイル広い。

3.4のパラレルバスインターフェース信号線幅>10 mil(通常12 - 15 mil)(例えば/ hcs、/)、/ hsh、/ reset。

3.5アナログ信号線の線幅は10 mil(通常12〜15ミル)、例えばMIM、MIMIV、SPKV、VC、VREF、TXA 1、TXA 2、理研、Telイン、Telアウト。

3.6他のすべての信号トレースは可能な限り広くなければなりません、線幅は5 mil(通常10 mil)です、そして、構成要素間の跡はできるだけ短くなければなりません(コンポーネントを置くとき、あらかじめ考慮してください)。

3.7バイパスコンデンサから対応するIC>25ミルまでのトレースの幅で、ビアを使用しないようにしてください。

3.8 シグナル ワイヤ pASsインg 通し 異なる areAS (such AS 代表的 低速 コントロール/ステータス シグナルs) should pASs 通し the isolアットed グラウンド ワイヤー アット 一つ poインt ((好ましい)) or 二つ ポイント. If the トレース is locアットed on のみ 一つ 側, the 分離するd グラウンド トレース 缶 ビー 発送 to the その他 側 of the PCBボード to スキップ the シグナル トレース and キープ it contインuous.

3.9は、高周波信号ルーティングのために90度の曲がりを避けて、円滑な弧または45度角度を使います。

3.10の高周波信号配線は、ビア接続の使用を減らすべきです。

3.11は、水晶発振器回路からすべての信号ワイヤーを遠ざけます。

3.12高周波信号配線のために、1つの連続配線が使用され、1箇所から配線のいくつかの部分が広がってしまう。

3.13 ダナ大回路では、少なくとも60マイルの隙間をすべての層(すべての層)に残します。

3.14は、電源に影響を及ぼすことから予想外の現在のフィードバックを防ぐためにグランド・ループをクリアします。

The 上記 is the 導入 of 回路 板 配線 規則 イン PCB設計. IPCB is also 提供 to PCBメーカー and PCB 製造 テクノロジー.