Präzisions-Leiterplattenherstellung, Hochfrequenz-Leiterplatten, mehrschichtige Leiterplatten und Leiterplattenbestückung.
Leiterplattentechnisch

Leiterplattentechnisch - Über mehrere Missverständnisse im Schaltungsdesign

Leiterplattentechnisch

Leiterplattentechnisch - Über mehrere Missverständnisse im Schaltungsdesign

Über mehrere Missverständnisse im Schaltungsdesign

2021-09-25
View:365
Author:Frank

Über mehrere Missverständnisse im Schaltungsdesign

Phänomen 1: Die PCB-Design Anforderungen an dieses Board sind nicht hoch, Verwenden Sie also ein dünneres Gewinde und fertigen Sie es automatisch.
Kommentar: Automatisches Routing wird zwangsläufig eine größere PCB Fläche, und gleichzeitig eine um das Vielfache höhere Anzahl von Durchkontaktierungen produzieren als manuelle Routing. In einer großen Charge von Produkten, die Faktoren, die Leiterplattenhersteller consider for reducing prices are business factors, einschließlich Linienbreite und Überführung. Die Anzahl der Löcher, die den Ertrag von PCB und die Anzahl des Verbrauchs der Bohrer, spart Kosten für den Lieferanten, und findet auch einen Grund für die Preissenkung.
Phänomen 2: Diese Bussignale werden alle von Widerständen gezogen, so fühle ich mich erleichtert.
Kommentar: Es gibt viele Gründe, warum Signale nach oben und unten gezogen werden müssen, aber nicht alle müssen gezogen werden. Die Pull-Up- und Pull-Down-Widerstände ziehen ein einfaches Eingangssignal, und der Strom ist weniger als zehn Mikroampere, aber wenn ein angetriebenes Signal gezogen wird, der Strom wird den Milliamp-Pegel erreichen. Das aktuelle System hat oft 32-Bit Adressdaten je, Wenn die 244/245 isolierter Bus und andere Signale werden hochgezogen, Auf diesen Widerständen werden einige Watt Stromverbrauch verbraucht.

Leiterplatte

Phänomen 3: Wie man mit diesen unbenutzten I umgeht/O Ports von CPU und FPGA? Lassen Sie es zuerst leer, und später darüber reden.
Kommentar: If the unused I/O-Port bleibt schwimmend, Es kann zu einem Eingangssignal werden, das durch ein wenig Störung von der Außenwelt wiederholt oszilliert, und der Stromverbrauch von MOS-Geräten hängt grundsätzlich von der Anzahl der Flips der Gate-Schaltung ab. Wenn es hochgezogen wird, Jeder Pin wird auch Mikroampere Strom haben, so the best way is to set it as output (of course, no other signals with driving can be connected to the outside)
Phenomenon 4: There are so many doors left in this FPGA to use up, so you can play to your heart’s content
Comment: The power consumption of FGPA is directly proportional to the number of flip-flops used and the number of flips. Daher, Der Stromverbrauch des gleichen FPGA-Typs bei verschiedenen Schaltungen und unterschiedlichen Zeiten kann um das 100-fache abweichen. Die Minimierung der Anzahl der Flip-Flops für schnelles Flippen ist der grundlegende Weg, den FPGA-Stromverbrauch zu reduzieren.
Phänomen 5: Der Stromverbrauch dieser kleinen Chips ist sehr niedrig, so there is no need to consider
Comment: It is difficult to determine the power consumption of the internal chip das ist not too complicated. Es wird hauptsächlich durch den Strom auf dem Stift bestimmt. Ein ABT16244 verbraucht weniger als 1 mA ohne Last, aber sein Indikator ist jeder Pin. It can drive a load of 60 mA (such as matching a resistance of tens of ohms), that is, the maximum power consumption of a full load can reach 60*16=960mA. Natürlich, Nur der Stromversorgungsstrom ist so groß, und die Hitze fällt auf die Last.
Entwurf und Simulation der Signalintegrität, Hochgeschwindigkeit PCB-Design und Fehlerbehebung, und einige kleinere Probleme können auf der Website zur Signalintegrität konsultiert werden