전자 설비의 민감도가 갈수록 높아지기 때문에 설비가 더욱 강한 방해 방지 능력을 갖추어야 한다.이 때문에 PCB의 설계는 더욱 어려워졌다.PCB의 간섭 방지 능력을 어떻게 향상시킬 것인가는 이미 많은 엔지니어들이 주목하는 관건적인 문제 중의 하나가 되었다. 이 글은 PCB 설계에서 소음과 전자기 간섭을 낮추는 몇 가지 기교를 소개할 것이다.
다음은 PCB 설계에서 소음 및 전자기 간섭을 줄이기 위해 수년간의 설계 요약을 거친 24가지 팁입니다.
(1) 저속 칩을 사용하여 고속 칩을 대체할 수 있다.고속 칩은 중요한 위치에 사용됩니다.
(2) 저항기는 직렬로 연결하여 제어 회로의 위쪽 가장자리와 아래쪽 가장자리의 점프율을 낮출 수 있다.
(3) 계전기 등에 어떤 형태의 댐핑을 제공하려고 시도한다.
(4) 시스템 요구 사항에 맞는 최소 주파수 클럭을 사용합니다.
(5) 클럭 구성기는 클럭을 사용하는 장치에 최대한 가깝습니다.석영 결정 발진기의 외피 접지.
(6) 접지선으로 시계 영역을 둘러싸고, 시계 선을 가능한 한 짧게 만듭니다.
(8) MCD의 무용단은 고전평, 또는 접지, 또는 출력단으로 정의해야 하며 집적회로의 경우 전원접지의 단에 련결되여야 하며 부동을 유지하는것이 아니다.
(9) 사용하지 않는 격자선 회로의 입력 포트를 벗어나지 마십시오.사용되지 않는 연산 증폭기의 양극 입력단이 접지되고 음극 입력단이 출력에 연결됩니다.
(10) 인쇄판의 경우 90접선이 아닌 45접선을 사용하여 고주파 신호의 외부 송신과 결합을 최소화합니다.
(11) 인쇄회로기판은 주파수와 전류스위치의 특성에 따라 구분하며 소음성분과 비소음성분은 더욱 멀리 떨어져야 한다.
(12) PCB 보드 단일 및 듀얼 보드는 단일 전원 공급 장치와 단일 접지를 사용합니다.전원 코드와 접지선은 가능한 두꺼워야 합니다.경제적인 경우 다중 레이어 보드를 사용하여 전원 공급 장치와 접지의 용량 감전을 줄일 수 있습니다.
(13) 클럭, 버스 및 칩 선택 신호는 I/O 및 커넥터에서 멀리 떨어져 있어야 합니다.
(14) 아날로그 전압 입력선과 참조 전압 단자는 가능한 한 디지털 회로 신호선, 특히 시계에서 멀어져야 한다.
(15) A/D 장치의 경우 디지털 부분과 아날로그 부분은 통일될지언정 교차하기를 원하지 않는다.
(16) I/O 케이블에 수직인 클럭 케이블은 평행 I/O 케이블보다 간섭이 적고 클럭 어셈블리 핀이 I/O 케이블에서 멀리 떨어져 있습니다.
(17) 부속품 핀은 가능한 한 짧아야 하고, 디커플링 콘덴서 핀은 가능한 한 짧아야 한다.
(18) 관건선은 될수록 두껍고 량측은 보호지를 더해야 한다.고속 노선은 짧고 곧아야 한다.
(19) 소음에 민감한 선로는 고전류, 고속 스위치 선로와 병렬해서는 안 된다.
(20) 쿼츠 결정 아래와 노이즈 민감 장치 아래에 케이블을 연결하지 마십시오.
(21) 약한 신호 회로의 경우 저주파 회로 주위에 전류 회로를 형성하지 마십시오.
(22) 신호에 루프를 형성하지 마십시오.이것이 불가피한 경우 루프 면적을 최대한 작게 만듭니다.
(23) 집적회로당 하나의 디커플링 콘덴서.모든 전해 콘덴서에는 반드시 작은 고주파 바이패스 콘덴서를 넣어야 한다.
(24) PCB 레이아웃과 설계에서 전기분해 콘덴서 대신 대용량 탄탈륨 콘덴서 또는 ju 냉각 콘덴서를 사용하여 회로 충전 및 방전 에너지 저장 콘덴서를 사용한다.튜브 콘덴서를 사용할 때는 케이스가 접지되어야 한다.