보드 레벨 PCB 설계 소프트웨어 및 회로 시스템
Cadence는 ASIC 디자인, FPGA 디자인 및 PCB 보드 디자인을 포함하여 전자 디자인의 거의 모든 측면을 수행 할 수있는 대형 EDA 소프트웨어입니다.Cadence는 에뮬레이션, PCB 설계, 자동 배치 및 경로설정, 레이아웃 설계 및 검증에서 절대적인 이점을 제공합니다.Cadence에는 EDA 디자인의 거의 모든 측면을 다루는 더 많은 도구가 포함되어 있습니다.다음은 주로 그것의 판급 회로 설계 시스템을 소개한다.
보드급 회로 설계 시스템에는 원리도 입력, 생성, 모수/혼합 회로 시뮬레이션, FPGA 설계, PCB 편집 및 자동 레이아웃 및 케이블 연결 MCM 회로 설계, 고속 PCB 레이아웃 설계 시뮬레이션 등이 포함된다.
여기에는 다음이 포함됩니다.
A. 개념 HDL(원리도 설계 입력 도구)
Concept HDL 원리도 설계 입력 도구는 Cadence의 원리 설계 입력 시스템입니다.강력한 운영 및 편집 기능을 갖춘 포괄적이고 효율적이며 유연한 시나리오 설계 환경을 제공합니다.설계자는 HDL 환경에서 전체 원리도 설계 과정을 완료할 수 있으며 계층 원리도와 평면 원리도를 입력하고 원리도를 검사하며 BOM 테이블을 생성하고 네트워크 테이블을 생성할 수 있습니다.HDL은 또한 Allegro 도구와 프로젝트에 통합되어 원리도에서 PCB로의 가져오기와 PCB가 원리도로 다시 주석으로 바뀌는 대화식 조작을 쉽게 할 수 있다.
B.Check Plus HDL(원리도 설계 규칙 검사 도구)
Check Plus HDL 원리도 설계 규칙 검사 도구는 Cadence의 원리도 설계 준칙 검사 표준입니다.사용자에게 PCB 설계 원리도의 모든 불규칙한 점을 강조하고 원인을 제시할 수 있습니다.
C, Allegro Expert(전문가 PCB 레이아웃 편집 도구)
빠른 보드에는 완전한 구속 설정이 있습니다.사용자는 필요에 따라 배선 규칙을 설정하기만 하면 배선 시 DRC를 위반하지 않고 배선 설계 요구를 만족시킬 수 있어 번거로운 수동 검사 시간을 절약하고 작업 효율을 높일 수 있습니다!또한 현재 고속 회로 기판 경로설정의 다양한 요구 사항을 충족하기 위해 최소 선가중치 또는 선로 길이 등의 매개변수를 정의할 수도 있습니다.
D, SPECTRA Expert AutoRouter(전문가 PCB 자동 경로설정 도구)
자동 경로설정은 구속조건을 설정하고 생성된 규칙을 적용하면 자동 경로설정이 예상과 비슷한 결과를 얻게 된다는 것을 의미합니다.물론 일부 분류 작업이 필요할 수 있으며 다른 신호 및 네트워크 경로설정에 사용할 공간을 확보해야 합니다.설계의 일부가 완료되면 후속 경로설정 프로세스의 영향을 받지 않도록 고정합니다.
E, SigNoise(신음 잡음 분석 도구)
신호 잡음비는 신호 전압과 잡음 전압의 비율로, 일반적으로 기호 s/n으로 표시한다.일반적으로 신호 전압은 소음 전압보다 훨씬 높으며 그 비율은 매우 큽니다.신호 잡음비의 단위는db로 표시됩니다.SigNoise 노이즈 분석 도구는 회로의 노이즈 원인을 분석하는 데 사용됩니다.
F.EMControl(전자 호환성 검사 도구)
전자기 호환성(EMC)은 전자기 환경에서 장치나 시스템이 요구 사항에 맞게 작동하며 해당 환경의 어떤 장치에도 용납할 수 없는 전자기 간섭을 일으키지 않는 능력을 말합니다.따라서 EMC는 두 가지 요구 사항을 포함합니다. 한편으로 장치가 정상적으로 작동하는 동안 환경에 발생하는 전자기 간섭은 일정한 한도를 초과할 수 없습니다.다른 한편으로 이는 설비가 환경에서 일정한 정도의 전자기교란을 갖고있음을 의미한다.내섭도, 즉 전자기 민감성.EMControl은 회로 설계를 위한 전자기 호환성 검사 도구입니다.
G.Synplify FPGA/CPLD(작성 도구)
Synplify Pro는 복잡한 프로그래밍 가능 논리 설계에 뛰어난 HDL 합성 솔루션을 제공하는 고성능 FPGA 합성 도구입니다.전체적으로 디자인을 최적화하는 BEST 알고리즘을 포함합니다.주요 경로 자동 재지정으로 성능 25% 향상VHDL과 Verilog의 혼합 설계 입력을 지원하고 네트워크 테이블 *.edn 파일의 입력을 지원합니다.System Verilog 지원 향상파이프라인 기능은 곱셈기 및 ROM의 성능을 향상시킵니다.제한된 상태기 최적화기는 자동으로 최적의 인코딩 방법을 찾을 수 있습니다.타이밍 보고서와 RTL 뷰 및 RTL 소스 코드 간의 대화식 인덱스RAM의 자동 인식은 복잡한 RAM 인스턴스를 방지합니다.
H. 고급 패키징 디자이너(고급 MCM 패키징 설계 도구)
MCM-D의 특징 현재 마이크로 전자 패키징 분야에는 두 가지 화제가 있는데, 하나는 BGA이고 다른 하나는 MCM이다.BGA는 원래 매우 높은 패키징 밀도를 가진 단일 패키징 형태로 나타났습니다.그것의 출현은 단일 회로 기판의 크기를 크게 줄였다.