정밀 PCB 제조, 고주파 PCB, 고속 PCB, 표준 PCB, 다중 계층 PCB 및 PCB 조립.
가장 신뢰할 수 있는 PCB 및 PCBA 맞춤형 서비스 팩토리
PCB 기술

PCB 기술 - pcb 설계의 기본 문제는 어떤 것들을 이해해야 하는가

PCB 기술

PCB 기술 - pcb 설계의 기본 문제는 어떤 것들을 이해해야 하는가

pcb 설계의 기본 문제는 어떤 것들을 이해해야 하는가

2021-10-24
View:446
Author:Downs

1. EDA 도구를 어떻게 선택합니까?

현재 PCB 설계 소프트웨어에서는 열 분석이 강점이 아니므로 권장하지 않습니다. 다른 기능 1.3.4의 경우 PADS 또는 Cadence를 선택할 수 있습니다.성비가 좋다.PLD 설계의 초보자는 PLD 칩 제조업체가 제공하는 통합 환경을 사용할 수 있으며 백만 개 이상의 문을 설계할 때 단일 도구를 사용할 수 있습니다.

2. 고속 신호 처리 및 전송을 위한 EDA 소프트웨어를 추천해 주십시오.

전통적인 회로 설계의 경우 INNOVEDA의 PADS는 매우 좋으며 일반적으로 70% 의 응용 프로그램을 차지하는 일치하는 시뮬레이션 소프트웨어가 있습니다.고속 회로 설계, 시뮬레이션 및 디지털 혼합 회로에서 Cadence를 사용하는 솔루션은 성능과 가격이 더 좋은 소프트웨어여야 합니다.물론 Mentor는 여전히 잘 작동하고 있으며, 특히 설계 프로세스 관리가 가장 좋아야 합니다.(대당전신기술전문가 왕승)

3. PCB 보드 계층별 의미 설명

Topoverlay - 상단 장치의 이름, 또는 상단 실크스크린 인쇄 또는 상단 구성 요소 범례(예: R1 C5)라고도 합니다.

IC10.하단 덮어쓰기 레이어-여러 레이어와 유사-만약 당신이 4층판을 설계하고, 자유 용접판이나 구멍을 놓아 여러 레이어로 정의한다면, 그것의 용접판은 자동으로 4층에 나타나고, 만약 당신이 그것만 최상층으로 정의한다면, 그 용접판은 최상층에만 나타날 것이다.

회로 기판

4.2G 이상의 고주파 PCB 설계, 케이블 연결 및 레이아웃에서 주의해야 할 점은 무엇입니까?

2G 이상의 고주파 PCB는 무선 주파수 회로의 설계에 속하며, 고속 디지털 회로 설계의 논의 범위에 포함되지 않는다.무선 주파수 회로의 레이아웃과 경로설정은 레이아웃과 경로설정이 분포 효과를 발생시키기 때문에 원리도와 함께 고려해야 합니다.또한 무선 주파수 회로 설계의 일부 소스 없는 컴포넌트는 패라메트릭 정의와 이형 동박을 통해 구현됩니다.따라서 패라메트릭 장치를 제공하고 이형 동박을 편집하려면 EDA 도구가 필요합니다.Mentor의 보드 스테이션에는 이러한 요구 사항을 충족하는 특수 무선 주파수 설계 모듈이 있습니다.또한 일반적인 무선 주파수 설계에는 특수 무선 주파수 회로 분석 도구가 필요합니다.업계에서 가장 유명한 것은 안젤렌의 eesoft로, Mentor의 도구와 좋은 인터페이스를 가지고 있다.

5.2G 이상의 고주파 PCB 설계의 경우 마이크로밴드 설계는 어떤 규칙을 따라야 합니까?

무선 주파수 마이크로밴드의 설계는 전송선 파라미터를 추출하기 위해 3차원 필드 분석 도구가 필요하다.모든 규칙은 이 필드 추출 도구에서 지정해야 합니다.

6. 모든 디지털 신호의 PCB의 경우 보드에 80MHz 클럭 소스가 있습니다.실크스크린 (접지) 을 사용하는 것 외에 충분한 구동 능력을 확보하기 위해 어떤 회로를 사용하여 보호해야 합니까?

시계의 구동 능력을 보장하기 위해서는 보호를 통해 실현해서는 안 되며, 일반적으로 시계 구동 칩을 사용한다.시계 구동 능력에 대한 일반적인 관심은 여러 개의 시계 부하 때문이다.시계 구동 칩을 사용하여 하나의 시계 신호를 여러 개의 시계 신호로 변환하고 점대점 연결을 사용합니다.구동 칩을 선택할 때 부하와 기본적으로 일치하는지 확인하는 것 외에 신호 테두리가 요구에 부합하는지 확인합니다 (일반적으로 시계는 테두리의 유효 신호입니다).시스템 타이밍을 계산할 때는 구동 칩의 시계 지연을 계산해야 한다.

별도의 클럭 신호판을 사용하는 경우 일반적으로 어떤 인터페이스를 사용하여 클럭 신호의 전송이 영향을 받지 않도록 합니까?

클럭 신호가 짧을수록 전송선 효과가 줄어듭니다.별도의 클럭 신호판을 사용하면 신호 경로설정 길이가 증가합니다.단판의 접지 전원도 문제다.원거리 전송이 필요한 경우 차등 신호를 사용하는 것이 좋습니다.LVDS 신호는 구동 능력을 충족시킬 수 있지만 시계가 빠르지 않아 필요하지 않습니다.

8.27M, SDRAM 클럭 케이블 (80M-90M).이 시계선의 2차 고조파와 3차 고조파는 마침 VHF 대역에 있어 고주파가 수신단에서 들어오면 간섭이 매우 크다.선로 길이를 줄이는 것 외에 또 어떤 좋은 방법이 있습니까?

만약 3차 고조파가 크고 2차 고조파가 작다면 이는 신호가 차지하는 공률이 50% 이기 때문일 수 있다. 이런 상황에서 신호는 짝수 차 고조파가 없기 때문이다.이때 신호 비율을 수정해야 합니다.또한 단방향 클럭 신호의 경우 일반적으로 소스의 극단적인 직렬 일치를 사용합니다.이렇게 하면 두 번째 반사가 억제되지만 클럭 모서리 속도에는 영향을 주지 않습니다.다음 공식을 사용하여 소스 일치 값을 얻을 수 있습니다.

9. PCB 레이아웃과 디자인에서 흔적선의 토폴로지 구조는 무엇입니까?

토폴로지 중 일부는 라우팅 순서라고도 합니다.다중 포트 연결 네트워크의 라우팅 순서입니다.

10. 신호 무결성을 높이기 위해 라우팅 토폴로지를 어떻게 조정합니까?

이런 네트워크 신호의 방향은 더욱 복잡하다. 왜냐하면 단방향, 양방향 신호와 서로 다른 등급 유형의 신호에 대해 토폴로지 구조의 영향은 다르기 때문에 어떤 토폴로지 구조가 신호의 질에 유리하다고 말하기 어렵다.사전 시뮬레이션을 할 때 어떤 토폴로지 구조를 사용하는지 엔지니어에게 요구가 높기 때문에 회로 원리, 신호 유형, 심지어 배선의 난이도를 알아야 한다.