高速PCB 設計解析:アナログと信号の完全性のチェック方法?
プリント基板を高速信号の設計,部品,ジャグリングを含む高速信号と共に置く。これらの高速信号は不必要な伝送線路の機会を作り、回路基板に重大な損傷をもたらす。ほとんどの混乱はPCBレイアウト自体で起こります。
レイアウトに起因する損傷を理解することは、回路基板を敷設する際の解像度を達成することができる。あなたが適用しているレイアウト技術がPCB設計における信号完全性解析のための最良の方法であるかどうか理解する。これは、長い鉛筆分析を実行したり、信号の整合性のシミュレーションツールを使用して発見することができます。読書の後、私はあなたがあなたの回路基板のためにより効果的であると思うものを決定させます。
不十分な信号完全性シミュレーションツール
信号完全性シミュレーションツールで、魔法は混乱になります。インピーダンス計算は、不適切なインピーダンス計算を返しました。計算はPCB設計規則で定義された材料スタッキングと誘電定数と矛盾する。シミュレータはモデル化された戻り経路を仮定しているので,接地面に不連続性がある場合,それらは計算に含まれない。3 Dフィールドソルバは非常に間違っている差動ペアの計算されたインピーダンスを返します。
念頭に置いて設計ルールを維持しながら、ツールは非常にシンプルで、PCBレイアウトの一般的なオプションをサポートしていません。これは規則と剛体曲げのシミュレーションを含む。シミュレーション環境は不可解な波形を生成する。さらなる研究は、一般的な操作を評価する複雑な手動コマンドを必要とします。同じ3 Dフィールドソルバです。ユーザーインターフェースは長い電気トレースを分析するためのオプションを有しないので、高速信号完全性をなしとげるために回路基板のレイアウトに信頼性がない。
2 .結果の時間間隔の解釈
シミュレーションツールの結果を解析し、まばゆい誤差を解析する。メニューをナビゲートするには細心の注意が必要です。時間は、トレースインピーダンスを計算するために不適切なパラメータの使用を明らかにインピーダンス計算機をシンクします。シミュレータによって使用されるパラメータがPCBレイアウトの正味規則と一致しないことを発見するまでに時間をかけてください。誰が推測するだろうか。
平面材料の固有キャパシタンスおよび誘電率が正しいパラメータを持たない場合、計算されたインピーダンスは、実際には、高速信号の反射及びリンギングを低減する。
隠された環境異常(ドリルファイルなど)は、シミュレータが失敗する原因となります。PCBエディタと設定を設定してシミュレーションを設定する必要があると、ドリルファイルを欠落するとエラーが発生し、セットアッププロセスで混乱を引き起こす可能性があります。それは、エディタと設定メニューで選択されたパラメータに挑戦と再調査を引き起こすでしょう。
ヘルプページを介して検索とアプリケーションの説明は、信号の整合性を確保するために高速信号をシミュレートするツールを分析するときに無駄に多くの時間につながることができます。最後に、シミュレーション結果を説明するために得られる波形は、しばしばゴミを示す。それは私の回路基板に正しくドライブするために私の指先で強力なツールを使用するエレガントなユーザーインターフェイスがない場合、それはイライラしている。日の終わりに、完全性はまだ争われることができます。
3 .整合性を特定し解決するための限定ツール
ツール内のインピーダンス計算器が設定された材料パラメータを使用した場合、それは素晴らしいことではないだろうか PCB設計 規則? インピーダンスを計算するためのその全体的な設計ルールの格納ツールポート情報は、プリント回路基板が製造者から返され、適切な構成要素およびレイアウトで回路設計を補うことを保証する.
パラメーターを使用してPCBデザイン規則の結果に自信を得るためにシミュレータを使用します。エンジニアとレイアウト設計者が信号完全性問題と解決を解決した当時、回路図化とPCBレイアウトの間に表示される波形のシミュレーション結果を得ることは、建設的にデザインを改善するのを助けます。これは、分析を実行するの当て推量を排除し、PCBの瞑想からベストプラクティスを適用し、PCBの製造を待って、信号の整合性を検証します。
高精度波形解析
PCB層スタックマネージャには、インピーダンス式エディタがあります。レイヤースタックマネージャは、ドロップダウンメニューを通じてPCBレイアウト環境で簡単にアクセスできます。インピーダンス式エディタは、埋め込まれた、デュアルリンクおよび差動ネットワークマイクロストリップをストリップラインに含むすべてのトポロジのための正しいルーティングインピーダンス公式を含む。各トポロジの既定の式は、エディタで簡単にアクセスできます。これは、ツールの簡単な変更のための各トポロジーの数式への直接アクセスを可能にします。代替として、それがより便利であるならば、あなたは質問アシスタントを通してアクセスして、インピーダンス公式を編集することもできます。
層スタックマネージャを通してインピーダンス式エディタを容易にアクセスできる
一旦反射とリンギングのインピーダンスがPCBレイアウトに組み込まれたならば、信号完全性シミュレータは高速信号ふるまいを分析するためにセットされることができます。シミュレータは設計者が定義した信号刺激を受け入れる。PCB設計者はまた、オーバーシュートおよびアンダーシュート値、飛行時間、および電力網の制限などの高速信号ネットワークのパラメータ特性を含む。
シミュレータは、これらの値を使用して、波形解析ウィンドウで結果を表示する. 得られた波形は信号完全性問題を示す, 鳴るような, 反射, クロストーク, または、高速線の電圧降下 PCBレイアウト またはフィルタの離散特性. PCB設計ERSは、最大の信号完全性を達成するためにインピーダンスを調整し、設計がノイズフリーであるまで波形解析を継続し続けることができる.