精密PCB製造、高頻PCB、高速PCB、標準PCB、多層PCB和PCB組裝。
PCB新聞

PCB新聞 - 上拉和下拉電子電路中的電阻器

PCB新聞

PCB新聞 - 上拉和下拉電子電路中的電阻器

上拉和下拉電子電路中的電阻器

2021-10-13
View:550
Author:Aure

上拉電阻器和下拉電阻器是電子電路中使用的兩種常見電阻器,它們分別負責將訊號上拉或下拉到特定電平值。 在這種情況下,上拉電阻器是指將訊號向上拉到電源電壓值,而下拉電阻器是指把訊號向下拉到接地電壓值。


上拉電阻:

1.TTL電路驅動COMS電路時,如果TTL電路的輸出高電平低於COMS電路的最低高電平(通常為3.5V),則需要在TTL的輸出端連接上拉電阻器以新增輸出高電平的值。


2.OC門電路在使用前必須添加上拉電阻。


3.為了提高輸出引脚的驅動能力,一些微控制器引脚也經常使用上拉電阻。


4.在COMS晶片中,為了防止靜電放電造成的損壞,不使用的引脚不能懸空,一般連接上拉電阻產生的輸入阻抗减小,提供漏電通路。 同時,引脚懸掛更容易受到外部電磁干擾(MOS器件輸入阻抗高,很容易引入外部干擾)。


5.晶片引脚加上抗拔電阻,提高了輸出電平,從而新增了晶片輸入信號的雜訊容限,增强了抗干擾能力。


6.提高客車的抗電磁干擾能力。 銷懸掛更容易受到外部電磁干擾。


7.長線傳輸電阻失配容易造成反射波干擾,加上下拉電阻是電阻匹配,有效抑制反射波干擾。


上拉電阻的電阻選擇原則。

1.從節省功耗和晶片填充電流的能力來看,應該考慮:電阻大,電流小。

2.從保證足够的驅動電流應考慮到:電阻小,電流大。

3.對於高速電路,過大的上拉電阻可能會使邊緣變平。


考慮到以上三點,通常在1k到10k之間選擇。 下拉電阻器也有類似的推理。


上拉電阻和下拉電阻的選擇應結合開關管的特性和下級電路的輸入特性來設定,有幾個因素:

1.駕駛能力和功耗之間的平衡。

2.下部電路的驅動要求。

3.高低電平設定。

4.頻率特性。


PCB板

在車載電路中的應用

上拉電阻和下拉電阻在板載電路中有不同的應用。 在一般的數位電路中,通常需要將輸入信號固定在高電平或低電平。 在這種情況下,可以使用上拉電阻器或下拉電阻器來實現這一點。 具體來說,執行以下兩種情况:

1.當訊號需要保持高電平時,可以使用上拉電阻器將訊號連接到電源。 在這種情況下,如果輸入信號不穩定,上拉電阻器可以在一定程度上抵消電子設備產生的干擾,從而確保正確讀取訊號。


2.當訊號需要保持低電平時,可以使用下拉電阻器將訊號接地。 在這種情況下,如果輸入信號不穩定,下拉電阻可以在一定程度上抵消電子設備產生的干擾,從而確保訊號被正確讀取。 此外,下拉電阻器可防止一個輸入上浮並導致電路干擾或通信錯誤。


在實際電路中的應用

上拉和下拉電阻器還有許多其他應用。 例如,在微控制器中,上拉電阻器或下拉電阻器可用於實現軟件中斷或外部中斷,以實現對外部事件的響應。 此外,在數位電路中,上拉電阻器和下拉電阻器可用於控制類比開關器件的狀態,從而實現類比和數位電路之間的相互轉換。


為什麼使用上拉電阻器

通常,如果IC本身在用作單鍵觸發器時沒有內寘電阻器,則必須在IC外部連接另一個電阻器,以使單鍵保持在非觸發狀態或在觸發後恢復到原始狀態。


數位電路有三種狀態:高電平、低電平和高電阻狀態,有些應用不想出現在高電阻狀態下,可以通過上拉電阻或下拉電阻使之處於穩定狀態,具體取決於設計要求!


一般來說,I/O埠,有些可以設定,有些不能設定,有些是內寘的,有些需要外部,I/O埠的輸出類似於電晶體C,當C通過電阻器連接和電源連接在一起時,電阻器就變成了上C下拉電阻器,也就是說,如果埠通常是高電平,C通過電阻器和地連接稱為下拉電阻器,這樣埠就不是高電平了。 被稱為下拉電阻器,使該埠通常為低電平。


上拉電阻器用於在匯流排驅動容量不足時提供電流。 通用術語是拉電流,下拉電阻器用於吸收電流,也稱為電流吸收。 這兩種類型的電阻器在電子電路中起著關鍵作用,可以確保訊號穩定性,提高電路效能和可靠性。 合理選擇有助於優化電路設計。