在PCB設計中,很容易形成兩個可能引起問題的基本寄生元件:寄生電容和寄生電感。 在設計電路板時,將兩條跡線彼此靠近會產生寄生電容。 可以這樣做:在兩個不同的層上,將一根線放在另一根線上; 或者在同一層上,將一根導線放在另一根導線旁邊,如圖5所示。 在這兩種跡線配寘中,一條跡線上的電壓隨時間的變化(dV/dt)可能會導致另一條跡線的電流。 如果另一條跡線是高阻抗的,則電場產生的電流將被轉換為電壓。
快速電壓瞬變通常發生在類比信號設計的數位側。 如果具有快速電壓瞬變的跡線接近高阻抗類比跡線,這種誤差將嚴重影響類比電路的精度。 在這種環境下,類比電路有兩個缺點:它們的雜訊容限遠低於數位電路,高阻抗跡線更常見。 使用以下兩種科技之一可以减少這種現象。 常用的科技是根據電容方程改變跡線之間的尺寸。 要更改的有效尺寸是兩條跡線之間的距離。 應當注意,變數d位於電容方程的分母中。 隨著d的新增,容抗將减小。 另一個可以更改的變數是兩條跡線的長度。 在這種情況下,長度L减小,兩條跡線之間的容抗也將减小。 另一種科技是在這兩條跡線之間鋪設地線。 接地線是低阻抗的,添加另一條這樣的跡線會削弱干擾電場,如圖5所示。 電路板中的寄生電感原理與寄生電容原理相似。 它還安排了兩條痕迹。 在兩個不同的層上,將一個跡線放在另一個跡線的頂部; 或者在同一層上,將一條跡線放置在另一條跡線旁邊,如圖6所示。 在這兩種跡線配寘中,跡線上的電流隨時間變化(dI/dt)。 由於該跡線的電感,將在同一迹線上產生電壓,並且由於互感的存在,將在另一個跡線上產生成比例的電流。 如果跡線上的電壓變化足够大,干擾可能會降低數位電路的電壓容限並導致錯誤。 這種現象不僅發生在數位電路中,而且由於數位電路中的暫態開關電流較大,在數位電路中更為常見。
以上是對PCB設計產生的寄生元件的介紹。 Ipcb還為PCB製造商提供PCB製造技術。