현재 PCB가 교정하는 전자설계는 대부분 통합시스템급설계로서 전반 항목에는 하드웨어설계와 소프트웨어개발이 포함된다.이 기술적 특성은 PCB 엔지니어에게 새로운 도전을 제기합니다.
우선, 어떻게 초기 설계 단계에서 시스템의 소프트웨어와 하드웨어 기능을 합리적으로 구분하고 효과적인 기능 구조 구조를 형성하여 중복된 순환 과정을 피할 것인가;둘째, 짧은 시간 내에 고성능, 신뢰성이 높은 PCB 보드를 설계하는 방법.소프트웨어의 개발은 대부분 하드웨어의 실현에 의존하기 때문에 전체 기기의 설계가 한 번 통과되도록 확보해야만 설계 주기를 더욱 효과적으로 단축할 수 있다.본고는 신기술 배경에서 시스템 보드급 디자인의 새로운 특징과 새로운 전략을 논술하였다.모두가 알다싶이 전자기술의 발전은 날로 새로워지고있는데 이런 변화의 근본원인은 칩기술의 진보이다.반도체 공정은 갈수록 물리화되어 현재 이미 심층 마이크로미터 수준에 이르렀고, 초대규모 회로는 이미 칩 개발의 주류가 되었다.이러한 공정과 규모의 변화는 전체 전자 업계에 많은 새로운 전자 설계 병목 현상을 가져왔다.이사회 차원의 설계도 큰 영향을 받았다.가장 뚜렷한 변화는 칩 패키지의 종류가 매우 많다는 것이다. 예를 들면 BGA, TQFP, PLCC 등 패키지 유형이 나타났다;둘째, 고밀도 핀 패키지와 소형화 패키지는 이미 하나가 되었다.이러한 패션은 MCM 기술의 광범위한 응용과 같은 전체 제품의 소형화를 실현하기 위한 것이다.또한 칩의 조작 빈도가 증가하면 시스템의 조작 빈도를 증가시킬 수 있다.이러한 변화는 불가피하게 이사회 차원의 설계에 많은 문제와 도전을 가져올 것이다.첫째, 고집적 핀과 핀 크기에 대한 물리적 제한이 증가하여 배포율이 낮습니다.둘째, 시스템 클럭 주파수의 증가로 인한 타이밍과 신호 무결성 문제;셋째, 엔지니어들은 PC 플랫폼을 사용하여 더 나은 도구를 사용하여 복잡하고 고성능 설계를 완성할 수 있기를 희망한다.따라서 PCB 보드 설계는 고속 디지털 회로의 PCB 설계 (즉, 높은 클럭 주파수와 빠른 가장자리) 가 주류를 이루고 있음을 알 수 있습니다.제품의 소형화와 고성능은 반드시 같은 판에 신호설계기술(즉 디지털, 아날로그, RF 혼합설계)을 혼합하여 발생하는 분포효과문제에 직면해야 한다.설계 난이도가 높아지면 기존의 설계 프로세스 및 설계 방법론과 PC의 CAD 도구가 현재의 기술적 과제를 충족하기 어렵습니다.이에 따라 EDA 소프트웨어 도구 플랫폼이 UNIX에서 NT 플랫폼으로 이전하는 것은 업계에서 공인된 추세다.고속 디지털 시스템의 PCB 교정을 위한 PCB 보드 솔루션. 일반적으로 신호 상호 연결 지연이 가장자리 신호 뒤집기 임계값 시간의 20%보다 크면 보드의 신호선이 전송선 효과를 나타냅니다. 연결은 더 이상 중앙 매개변수의 성능을 나타내는 단순한 도선이 아니라 분포 매개변수의 효과를 나타냅니다.이 디자인은 고속 디자인입니다.고속 디지털 시스템의 설계에서 설계자는 반드시 기생 파라미터로 인한 위반전과 신호 왜곡 문제, 즉 정시와 신호 완전성 문제를 해결해야 한다.현재, 이것은 또한 고속 회로 설계자가 해결해야 할 병목 현상입니다.PCB 교정은 전통적인 물리적 규칙에 의해 구동됩니다. 우리는 전통적인 고속 PCB 회로 설계에서 전기 규칙 설정과 물리적 규칙 설정이 분리되어 있음을 알 수 있습니다.이러한 단점은 PCB 설계 초기에 엔지니어가 전기 요구 사항을 충족하는 물리적 케이블 정책을 계획하기 위해 상세한 프런트엔드 및 백엔드 (즉, 논리적으로 물리적 구현 설정) 분석에 많은 노력을 기울여야 한다는 것입니다.고속 효과는 복잡한 과제이므로 단순히 경로설정 길이와 평행선을 제어하여 기대한 효과를 달성할 수 없습니다.설계사는 불가피하게 이런 곤경에 직면하게 될 것이다.실제 경로설정에는 오류가 있는 어셈블리의 물리적 규칙이 적용되지 않습니다.그는 규칙을 반복해서 수정해서 그것이 실제적인 가치를 가지도록 해야 한다.연결이 완료되면 포스트 유효성 검사 도구를 사용하여 분석할 수 있습니다.그러나 문제가 발견되면 엔지니어는 설계로 돌아가 구조 또는 규칙을 조정해야 합니다.이것은 순환 중복 과정이다.이것은 불가피하게 상장 시기에 영향을 줄 것이다.설계에 몇 개 또는 수십 개의 중요한 와이어넷만 있을 때 물리적 규칙 구동은 설계 임무를 잘 수행할 수 있습니다.그러나 설계에 수백, 심지어 수천 개의 와이어넷이 있을 때 물리적 규칙으로 제어되는 방법은 설계 작업을 전혀 수행할 수 없습니다.전자 기술의 발전은 디자인이 직면한 병목 현상을 해결하기 위한 새로운 방법과 도구를 요구한다.물리적 규칙 구동 고속 설계의 부족을 해결하기 위해 3년 전 고속 디지털 회로 설계 EDA 도구 개발에 종사하는 업계 유식한 사람들은 실시간 전기 규칙 구동 물리 배치의 개념을 제시하고 고속 디지털 PCB 설계 아이디어를 설계했다.절차를 개혁하였다.