정밀 PCB 제조, 고주파 PCB, 고속 PCB, 표준 PCB, 다중 계층 PCB 및 PCB 조립.
가장 신뢰할 수 있는 PCB 및 PCBA 맞춤형 서비스 팩토리
PCB 뉴스

PCB 뉴스 - PCB 회로 설계에서 반드시 알아야 할 맹점

PCB 뉴스

PCB 뉴스 - PCB 회로 설계에서 반드시 알아야 할 맹점

PCB 회로 설계에서 반드시 알아야 할 맹점

2021-11-04
View:504
Author:Downs

블라인드 1: 설계 요구 사항이 낮은 판재 세선 자동 분배

자동 경로설정은 불가피하게 더 큰 PCB 면적을 차지하게 되며, 동시에 발생하는 오버홀 수는 수동 경로설정의 몇 배이다.대량 제품 중 PCB 제조업체가 가격 인하를 고려하는 요인은 상업적 요인 외에도 선폭과 과공 수량이 있습니다.,이들은 PCB의 생산량과 드릴의 소모량에 각각 영향을 미쳐 공급업체의 원가를 절약하고 가격 인하의 원인을 찾았다.

블라인드 2: 모든 버스 신호가 저항기에 의해 당겨짐

신호가 상하로 당겨야 하는 이유는 많지만 모든 신호가 당겨야 하는 것은 아니다.상단 당김과 하단 저항기는 간단한 입력 신호를 당겨 전류가 수십 마이크로암페어보다 작지만 구동 신호를 당길 때 전류는 밀리암페어 수준에 도달한다.현재 시스템은 일반적으로 각각 32비트의 주소 데이터를 가지고 있으며, 244/245 격리 버스 및 기타 신호가 위로 당겨지면 이러한 저항기는 몇 와트의 전력 소비량을 소모합니다.

블라인드 3: CPU 및 FPGA의 사용되지 않는 I/O 포트를 먼저 비웁니다.

사용하지 않는 I/O 포트가 부동으로 유지되면 외부의 약간의 간섭으로 인해 MOS 부품의 전력 소비량은 기본적으로 그리드 회로의 회전 횟수에 따라 반복 진동의 입력 신호가 될 수 있습니다.당기면 각 핀에도 마이크로암페어 전류가 흐르기 때문에 출력으로 설정하는 것이 가장 좋습니다 (물론 외부에 연결할 수 있는 다른 구동 신호는 없습니다).

회로 기판

블라인드 4: FPGA는 아직 쓸 문이 많기 때문에 마음껏 발휘할 수 있다

FGPA의 전력 소비량은 사용된 트리거의 수와 트리거의 수에 비례합니다.따라서 동일한 유형의 FPGA는 회로와 시간에 따라 전력 소비량이 100배 차이가 날 수 있습니다.고속 뒤집기에 사용되는 트리거의 수를 최소화하는 것이 FPGA 전력 소비량을 줄이는 기본적인 방법입니다.

블라인드 5: 작은 칩은 전력 소비량이 매우 낮기 때문에 고려할 필요가 없다

내부적으로 복잡하지 않은 칩의 전력 소비량을 확인하기는 어렵습니다.그것은 주로 발 위의 전류에 의해 결정된다.ABT16244는 로드 없이 1mA 미만을 소비하지만 각 핀이 구동될 수 있다는 표시등이 있습니다.60밀리암페어의 부하 (예를 들어 수십 옴의 저항과 일치), 즉 전체 부하의 최대 전력 소비량은 60 * 16 = 960mA에 달할 수 있다.물론 전원 전류가 이렇게 커야만 열이 부하에 떨어질 수 있다.

블라인드 6: 스토리지에 여러 개의 제어 신호가 있습니다.이 보드는 OE 및 WE 신호를 사용하기만 하면 되며 칩 선택은 접지되므로 읽기 작업 중에 데이터가 훨씬 빨리 나옵니다.

칩 선택이 유효할 때(OE 및 WE 상관 없이) 대부분의 메모리는 칩 선택이 유효하지 않을 때보다 100배 이상 많은 전력을 소비하므로 가능한 한 많은 CS를 사용하여 칩을 제어하고 다른 요구 사항을 충족할 때는 가능한 한 짧게 CS를 사용해야 합니다.칩은 펄스 폭을 선택합니다.

맹점 7: 정합이 양호하기만 하면 신호 과충은 제거할 수 있다

100BASE-T, CML과 같은 소수의 특정 신호 외에도 과충돌이 있습니다.그것들이 그리 크지 않은 한, 반드시 일치할 필요는 없다.설령 그것들이 일치한다고 해서 반드시 가장 잘 일치하는 것은 아니다.예를 들어, TTL의 출력 임피던스는 50옴 미만이고 일부는 20옴 미만입니다.만약 이렇게 큰 일치저항을 사용한다면 전류는 매우 크고 전력소모는 접수할수 없으며 신호폭은 너무 작아 사용할수 없게 된다.이밖에 출력고전평이 출력저전평시와 같을 때 일반신호의 출력저항이 같지 않고 완전한 일치를 실현할수 없다.따라서 과충만 실현되면 TTL, LVDS, 422 및 기타 신호의 일치는 허용됩니다.

블라인드 8: 전력 소비량 감소는 PCB 설계 소프트웨어와 무관한 하드웨어 인력의 작업

하드웨어는 스테이지이지만 소프트웨어는 공연자입니다.버스의 거의 모든 칩에 대한 액세스와 각 신호의 반전은 거의 소프트웨어에 의해 제어됩니다.소프트웨어가 외부 스토리지에 대한 액세스 횟수를 줄이고 중단 및 기타 충돌에 적시에 대응할 수 있다면 특정 보드에 대한 특정 조치는 전력 소비량을 줄이는 데 크게 기여할 것입니다.