정밀 PCB 제조, 고주파 PCB, 고속 PCB, 표준 PCB, 다중 계층 PCB 및 PCB 조립.
가장 신뢰할 수 있는 PCB 및 PCBA 맞춤형 서비스 팩토리
PCB 뉴스

PCB 뉴스 - PCB 회로기판 설계에서 반드시 인식해야 할 8가지 오류

PCB 뉴스

PCB 뉴스 - PCB 회로기판 설계에서 반드시 인식해야 할 8가지 오류

PCB 회로기판 설계에서 반드시 인식해야 할 8가지 오류

2021-08-25
View:431
Author:Aure

PCB 회로기판 설계에서 반드시 인식해야 할 8가지 오류

우리는 흔히 우리가 당연하다고 생각하는 일부 규칙이나 원칙에 흔히 일부 착오가 있다는것을 발견하게 된다.전자 엔지니어는 회로 설계에서도 이런 예를 들 수 있다.다음은 PCB 회로기판 설계 엔지니어가 정리한 8가지 오해입니다. 오해 1: 이 FPGA는 이렇게 많은 문이 남았으니 마음껏 발휘할 수 있습니다. 리뷰: FGPA의 전력 소비량은 사용된 트리거의 수와 트리거의 수에 비례합니다.따라서 동일한 유형의 FPGA는 회로와 시간에 따라 전력 소비량이 100배 차이가 날 수 있습니다.고속 뒤집기에 사용되는 트리거의 수를 최소화하는 것이 FPGA 전력 소비량을 줄이는 기본적인 방법입니다.오해 2: 이 PCB 보드의 PCB 회로 기판은 설계 요구가 높지 않기 때문에 더 가는 도선과 자동 레이아웃 리뷰를 사용합니다: 자동 배선은 불가피하게 더 큰 PCB 면적을 차지하게 되며, 동시에 수동 배선보다 몇 배 더 많은 구멍을 생성합니다.대량의 제품 중에서 회로기판 제조업체는 업무 요인 외에 선폭과 구멍 통과 수량도 고려하는데, 이 두 가지 요인은 각각 PCB의 생산량과 드릴의 소모에 영향을 주어 공급업체의 원가를 절약하고 가격 인하의 원인을 찾았다.오해 3: CPU와 FPGA의 이러한 미사용 I/O 포트를 어떻게 처리합니까?먼저 비워 두었다가 나중에 의견을 검토하겠습니다. 사용하지 않은 I/O 포트가 부동 상태를 유지하면 외부 간섭으로 반복 진동하는 입력 신호가 될 수 있습니다. MOS 부품의 전력 소비량은 기본적으로 울타리 회로의 회전 횟수에 따라 결정됩니다.위로 당기면 각 핀에도 마이크로암페어 전류가 있기 때문에 가장 좋은 방법은 출력 (물론 외부에 연결할 수 있는 다른 구동 신호가 없음) 으로 설정하는 것입니다. 오해4: 이 버스 신호는 모두 저항기가 당기기 때문에 나는 안도의 한숨을 내쉬었다: 신호가 위로 올라가야 하고 아래로 내려가야 하는 이유는 많지만 모든 신호가 당겨야 하는 것은 아니다.상단 당김과 하단 저항기는 간단한 입력 신호를 당겨 전류가 수십 마이크로암페어보다 작지만 구동 신호를 당길 때 전류는 밀리암페어 수준에 도달한다.현재 시스템은 일반적으로 각각 32비트의 주소 데이터를 가지고 있으며, 244/245 격리 버스 및 기타 신호가 위로 당겨지면 이러한 저항기는 몇 와트의 전력 소비량을 소모합니다.


PCB 회로기판 설계에서 반드시 인식해야 할 8가지 오류

오해 5: 이 작은 칩들은 전력 소비량이 매우 낮기 때문에 논평을 걱정할 필요가 없다: 그다지 복잡하지 않은 내부 칩의 전력 소비량을 확정하기 어렵다.그것은 주로 발 위의 전류에 의해 결정된다.ABT16244는 로드 없이 1mA 미만을 소비하지만 각 핀은 표시등입니다.그것은 60밀리암페어의 부하 (예를 들어 수십 옴의 저항과 일치) 를 구동할 수 있다. 즉, 전체 부하의 최대 전력 소비량은 60 * 16 = 960밀리암페어에 달할 수 있다.물론 전원 전류가 이렇게 커야만 열이 부하에 떨어질 수 있다.오해 6: 메모리에 이렇게 많은 제어 신호가 있습니다. 내 PCB 보드는 OE와 WE 신호만 사용하면 됩니다. 칩 선택은 접지해야 합니다.읽기 작업 중에 데이터가 더 빨리 설명될 수 있도록 합니다. OE 및 WE 와 관계없이 칩 선택이 유효할 때 대부분의 메모리는 칩 선택이 유효하지 않을 때보다 100배 이상 많은 전력을 소비합니다.따라서 CS는 가능한 한 많은 칩을 제어하고 가능한 한 다른 요구 사항을 충족하는 데 사용되어야합니다.칩 선택 펄스의 폭을 줄일 수 있다.오해 7: 전력 소비를 줄이는 것은 모두 하드웨어 인원에 의존하며, 소프트웨어와 무관하게 평론한다: 하드웨어는 무대일 뿐, 소프트웨어야말로 공연자이다.버스의 거의 모든 칩에 대한 액세스와 각 신호의 반전은 거의 소프트웨어에 의해 제어됩니다.소프트웨어가 외부 스토리지에 대한 액세스 횟수 (레지스터 변수 추가, 내부 CACHE 추가 사용 등) 를 줄이고, 중단에 대한 즉각적인 응답 (중단은 일반적으로 저항기를 당기는 저전압 활동) 과 특정 보드에 대한 기타 특정 조치가 전력 소비량을 줄이는 데 크게 도움이 될 수 있습니다.오해 8: 왜 이 신호들이 과격합니까?잘 일치하면 주석을 제거할 수 있습니다. 100BASE-T, CML과 같은 소수의 특정 신호 외에도 하이퍼튜닝이 있습니다.그것이 그리 크지 않은 한, 반드시 일치할 필요는 없다.설령 일치한다 하더라도 가장 좋은 것을 일치시킬 필요는 없다.예를 들어, TTL의 출력 임피던스는 50옴 미만이고 일부는 20옴 미만입니다.만약 이렇게 큰 일치저항을 사용한다면 전류는 매우 크고 전력소모는 접수할수 없으며 신호폭은 너무 작아 사용할수 없게 된다.이밖에 출력고전평이 출력저전평시와 같을 때 일반신호의 출력저항이 같지 않고 완전한 일치를 실현할수 없다.따라서 과충만 실현되면 TTL, LVDS, 422 및 기타 신호의 일치는 허용됩니다.