精密PCB製造、高周波PCB、高速PCB、標準PCB、多層PCB、およびPCBアセンブリ。
最も信頼性の高いPCB&PCBAカスタムサービスファクトリー。
PCBニュース

PCBニュース - よくある質問

PCBニュース

PCBニュース - よくある質問

よくある質問

2021-11-05
View:414
Author:Kavie
  1. 高速信号処理と伝送に適したEDAソフトウェアをお勧めします.
    従来の回路設計, 革新的なパッドは非常に良い, と一致するシミュレーションソフトウェアです, そして、この種のデザインはしばしばアプリケーションの. 高速回路設計時, アナログ・ディジタルハイブリッド回路, Cadenceを使用するソリューションは、比較的良いパフォーマンスと価格のソフトウェアでなければなりません. もちろん, メンターのパフォーマンスは、まだ非常に良いです, 特に設計フロー管理はベストでなければならない.

    PCB


    2. の各層の意味の解釈 PCBボード
    topoverlay --トップデバイスの名前, トップシルクスクリーンまたはトップコンポーネント, R 1 C 5など, IC 10.
    Bottomoverlay----similarly
    multilayer-----If you design a 4-layer board, あなたは、無料のパッドまたはを介して配置, マルチレイと定義する, その後、パッドは自動的に4層に表示されます. 場合は、トップ層として定義する, その後、パッドはトップ層にのみ表示されます.
    3, 高周波以上 PCB設計, ルーティング, レイアウト, どの側面が注目されるべきか?
    高周波PCB 2 G以上は無線周波数回路設計に属し、高速ディジタル回路設計の議論の範囲内ではない. 無線周波数回路のレイアウトとルーティングは、回路図と共に考慮すべきである, レイアウトとルーティングが配布効果を引き起こすので. Moreover, 無線周波数回路の設計におけるいくつかの受動デバイスはパラメータ化定義と特殊形状銅箔を通して実現される. したがって, EDAツールは、パラメータ化されたデバイスを提供し、特殊形状の銅箔を編集する必要がある.
    メンターは、これらの要件を満たすことができる特別なRF設計モジュールを. Moreover, 一般的RF設計は特殊RF回路解析ツールを必要とする. 業界で最も有名なのはアグリレントのeesoft, メンターのツールとの良いインターフェイスを持って.
    4, 高周波以上 PCB設計, マイクロストリップの設計においてどの規則が続くべきか?
    RFマイクロストリップ線路設計は伝送線路パラメータを抽出するための三次元場解析ツールを必要とする. すべての規則はこの分野抽出ツールで指定されるべきです.
    5. すべてのデジタル信号を有するPCBのために, ボード上に80 MHzのクロックソースがあります. 加えて to the use of wire mesh (grounding), 十分な駆動能力を確保するために, 保護のためにどのような回路を使用すべきか?
    時計の駆動能力を確保する. それは保護を通じて実現すべきではない. 一般に, クロックドライブチップ. クロック駆動能力に関する一般的な懸念は複数のクロック負荷による. チップを駆動するためにクロックを採用, つのクロック信号を, ポイントツーポイント接続を採用する. ドライブチップの選択, 負荷が基本的に一致することに加えて, the signal edge meets the requirements (usually the clock is an edge valid signal). システムタイミングを計算するとき, ドライブチップのクロックの遅延をカウントする必要があります.
    6. 別のクロック信号ボードを使用する場合, クロック信号の伝送が影響を受けないように、どのようなインターフェースが一般的に使われますか?
    クロック信号が短い, 伝送線路効果が小さいほど. 別のクロック信号ボードを使用すると、信号配線長が増加する. また、シングルボードの接地電源も問題である. 長距離伝送が必要なら, 差動信号を推奨. LVDS信号は、駆動能力要件を満たすことができる, しかし、あなたの時計はあまり速くありません、そして、それは必要でありません.
    7, 27 m, SDRAM clock lines (80M-90M), これらのクロックラインの第2および第3の高調波は、ちょうどVHFバンド100にある, そして、高周波が受信端から入ると、干渉は大きい. 線長の短縮に加えて, どのような他の良い方法があります?
    三次高調波が大きく、第二高調波が小さい場合, 信号デューティサイクルが50 %であるからかもしれない, この場合は, その信号には高調波がない. この時に, 信号デューティサイクルを変更する必要があります.
    加えて, 一方向性クロック信号, ソース端子直列マッチングは一般的に使用される. これは二次反射を抑制する, しかし、クロックエッジ率に影響しません. ソースマッチング値は以下の式を使用して得られる.
    8. ルーティングトポロジーとは?
    トポロジー, また、ルーティング順序と呼ばれるものもある. マルチポートネットワークの配線順序について.
    9. 信号の完全性を改善するためにトレースのトポロジーを調整する方法?
    この種のネットワーク信号方向はより複雑である, 一方向性, 双方向信号, と異なるレベルの信号の種類, トポロジー影響は異なる, どのトポロジーが信号品質に有益かを言うのは難しい. 事前シミュレーションを行うとき, 使用するトポロジーはエンジニアに非常に厳しい, 回路原理の理解を必要とする, シグナルタイプ, 配線困難.
    10. 層を配置することによってEMI問題を減らす方法?
    まず第一に, EMIはシステムから考えなければなりません. PCBボード その問題は解決できない.
    エミ, 主な目的は、信号の最短リターンパスを提供することです, 結合面積を減らす, 差動モード干渉を抑制する. In addition, 接地層は電力層と密に結合される, パワー層よりもエピタキシャルである, これはコモンモード干渉を抑制するのに適している.