첫째, mostPCB의 설계자는 전자 부품의 작동 원리에 정통하고 그들 사이의 상호 영향을 알고 회로 기판의 입력과 출력을 구성하는 다양한 데이터 전송 표준을 이해합니다.우수한 전자 제품은 우수한 원리도뿐만 아니라 PCB 배치와 배선 인원도 필요하며, 후자는 최종 회로 기판의 성패에 매우 중요한 역할을 한다.그러나 원리도 디자이너가 우수한 레이아웃 기술에 대해 더 많이 알면 알수록 중대한 문제를 피할 수 있는 기회가 생긴다.
둘째, 소음 문제의 처리.PCB 설계 속도가 높아짐에 따라 병발 스위치 소음, 병발 스위치 출력, 벨, 직렬 교란 접지 반등, 전원 소음 등도 함께 나타났다.이런 문제들을 해결하려면 반드시 증상에 맞게 약을 써야 한다.
A, 벨 및 인터럽트.핵심 신호선에 대해 우리는 반드시 교란 문제에 주의해야 한다.자주 사용하는 방법은 차분 신호와 차분 쌍을 가진 흔적선을 사용하는 것이다.이것은 감응 효과를 근본적으로 제거하고 감응 전류가 반환 경로에서 일으키는 "반등" 을 줄이는 데 도움이 됩니다.소음
B. 임피던스 일치에 주의하십시오.안테나 일치 회로에서 임피던스 일치는 매우 중요한 역할을 한다.이제 100섬 특성 임피던스는 차등 연결 회선의 업계 표준이 되었다.100섬 차등선은 길이가 같은 50섬 단단선 두 개로 만들 수 있다.두 개의 흔적선이 서로 가까워지기 때문에, 도선 사이의 필드 결합은 도선의 차형 저항을 낮출 것이다.100섬의 임피던스를 유지하기 위해서는 흔적선의 폭을 약간 줄여야 한다.따라서 100섬 차이는 중국 각 노선에 대한 공통 모드 임피던스가 50옴보다 약간 높을 것이다.만약 당신이 정말 이렇게 낙담하고 싶지 않다면, PCB를 제작할 때, 어떤 흔적선에 어떤 저항이 필요한지 제조업체와 협상하십시오.
C, 디커플링 및 바이패스 콘덴서의 사용.일반적으로 디커플링 커패시터는 PCB 전원과 접지 평면 사이의 전기 감각을 낮추고 PCB의 모든 신호와 IC의 임피던스를 제어하는 데 도움이됩니다.바이패스 콘덴서는 깨끗한 전원 공급 장치 (충전 팩 제공) 를 제공합니다.일반적으로 우리는 PCB 배선이 편리한 곳에 디커플링 콘덴서를 배치해야 한다.콘덴서의 사용에 있어서, 디커플링 콘덴서의 접선은 가능한 한 짧아야 한다는 것을 주의해야 한다.
셋째, 레이아웃 문제, PCB 설계에서 가장 중요한 연결 설계는 가장 짧고 직접적인 경로입니다. 이렇게 하면 가장 간단한 방법을 사용하여 최상의 결과를 얻을 수 있습니다. 왜 이렇게 하지 않습니까?
넷째, 시계 신호의 처리.PCB 설계를 하는 모든 사람들이 시계 신호의 방해를 받거나 받을 준비를 하고 있다고 믿는다.시계선이 너무 길거나 너무 길거나 신호선을 통과하는 등 다운스트림의 떨림과 오프셋을 확대하기 때문에 특히 시계 속도가 증가할 때 더욱 그렇다.우선 PCB 설계는 시계를 전송하기 위해 여러 층을 사용하는 것을 피해야 하며, 시계선에 구멍이 뚫리지 않도록 해야 한다. 왜냐하면 구멍이 뚫리면 흔적선의 임피던스 변화와 신호의 반사가 증가하기 때문이다.둘째, 내부 레이어를 사용하여 클럭을 배치해야 하는 경우 상위 레벨과 하위 레벨은 지연 시간을 줄이기 위해 지면을 사용해야 합니다.셋째, 파워 평면에 클럭 노이즈를 도입하면 PLL 디더링이 증가하므로 PCB 설계를 수정할 때 파워 아일랜드가 발생할 수 있습니다.이 기술은 금속 평면에서 두꺼운 식각을 사용하여 PLL 아날로그 전원 및 디지털 전원을 구현할 수 있습니다.격리
다섯째, 설계안을 참고한다.이제 어떤 MCU든 그에 상응하는 참고 설계를 제공할 것이다.이러한 보드는 일반적으로 다양한 목적으로 설계되지만 설계 요구 사항에 완전히 부합하지 않을 수 있습니다.그러나 이러한 솔루션은 여전히 솔루션 작성의 시작점이 될 수 있습니다.주요 부품의 경로설정과 위치를 볼 수 있으며, 이는 설계 성공률의 큰 향상입니다.