"PCB 설계 기교: PCB 설계 배선 기교 문답"에서 우리는 이론적 충돌, 신호 완전성 문제 해결 및 고속 차분 신호 배선을 소개했다.다음 업데이트를 계속합니다.
1.문제: 방해 방지 성능을 향상시키기 위해, 아날로그와 디지털로 분리된 것을 제외하고, 전원의 약간의 연결만 제외하고, 지선과 전원 코드는 모두 두꺼워졌으며, 여러분에게 좋은 의견과 건의를 줄 수 있기를 바랍니다!
답: 접지격리외에 아날로그회로의 전원부분도 주의해야 한다.전원이 디지털 회로와 공유되는 경우 필터 회로를 추가하는 것이 좋습니다.이밖에 디지털신호와 아날로그신호는 교차되여서는 안되며 특히 분접지 (해자) 를 뛰여넘어서는 안된다.
PCB 설계 기술: PCB 설계 및 케이블 연결 기술 퀴즈
2.고속 PCB 설계에서 신호층 공백 영역의 구리 접지 문제
문제: 고속 PCB 설계에서 신호층의 빈 구역은 구리를 칠할 수 있다.그렇다면 여러 신호층의 구리는 접지해야 하는가, 아니면 절반은 접지하고 절반은 전기를 공급해야 하는가?
A: 일반적으로 빈 영역의 대부분의 구리 코팅은 접지되어 있습니다.고속 신호선 옆에 구리를 가할 때는 구리와 신호선 사이의 거리만 주의해야 한다. 가한 구리는 흔적선의 특성 저항을 약간 낮출 수 있기 때문이다.또한 이중 밴드 선 구조와 같은 레이어의 특성 임피던스에 영향을 주지 않도록 주의하십시오.
3. 고속 신호선의 일치 문제
Q: 고속 보드 (예: p4 마더보드) 의 레이아웃에서 cpu 데이터 및 주소 신호선과 같은 고속 신호선과 일치해야 하는 이유는 무엇입니까?지체) 는 어떤 요소에 의해 결정됩니까?
답: 흔적선 특성 임피던스가 일치하는 주요 원인은 고속 전송선 효과로 인한 반사 영향 신호의 완전성과 비행 시간을 피하기 위해서이다.즉, 일치하지 않으면 신호가 반사되어 질량에 영향을 미칩니다.모든 레코드 채널의 길이 범위는 시간 순서에 따라 설정됩니다.신호 지연 시간에 영향을 주는 요소는 매우 많은데, 흔적선의 길이는 그 중 하나일 뿐이다.P4는 특정 신호선의 길이가 특정 범위 내에 있어야 합니다.이는 신호가 사용하는 전송 모드 (공용 시계 또는 소스 동기화) 에 따라 계산된 시간 여유이며 추적 길이의 일부 허용 오차가 할당됩니다.
4.문제: 정상적인 상황에서 고밀도 인쇄판의 소프트웨어는 자동으로 테스트 포인트를 생성하여 대규모 생산의 테스트 요구를 만족시킬 수 있습니까?테스트 포인트를 늘리면 고속 신호의 질에 영향을 줍니까?
답: 일반적으로 소프트웨어가 자동으로 생성하는 시험점이 시험요구에 부합되는가 하는것은 시험점을 추가하는 규범이 시험설비의 요구에 부합되는가에 의해 결정된다.또한 PCB 트랙이 너무 밀집되어 있고 테스트 포인트를 추가하는 사양이 상대적으로 엄격하면 테스트 포인트를 라인의 모든 구간에 자동으로 추가하지 못할 수 있습니다.물론 테스트할 위치를 수동으로 작성해야 합니다.신호 품질에 영향을 미칠지는 테스트 포인트를 추가하는 방법과 신호의 속도에 따라 달라집니다. 기본적으로 라인에 추가 테스트 포인트를 추가하거나 (기존 오버홀 또는 DIP 핀을 테스트 포인트로 사용하지 않음) 라인에서 짧은 선을 당길 수 있습니다.전자는 선로에 작은 콘덴서를 추가하는 것과 같고, 후자는 별도의 브랜치이다.이 두 가지 상황은 모두 고속 신호에 많든 적든 영향을 미치는데, 영향의 정도는 신호의 주파수 속도와 신호의 가장자리 속도와 관련이 있다.시뮬레이션을 통해 충돌의 크기를 알 수 있다.원칙적으로 테스트 지점은 작을수록 좋습니다 (물론 테스트 도구의 요구 사항을 충족해야 함). 분기는 짧을수록 좋습니다.