EMI問題を解決する多くの方法があります. 最近のEMI抑制法を含む:EMI抑制被覆の使用, 適切なEMI抑制部品の選択, EMIシミュレーション設計. 最も基本から始まる <エー href="エー_href_0" target="_blank">PCBレイアウト, 本稿では、その役割と設計手法について論じる PCB EMI放射制御における層状積層.
パワーバス
ICの電源ピンの近くに適切な容量のコンデンサを適切に配置することにより、IC出力電圧がより速くジャンプすることができる。だがここで問題は終わらない。コンデンサの限られた周波数応答のために、コンデンサは完全な周波数帯できれいにIC出力を駆動するのに必要な高調波電力を生成することができない。加えて、パワーバス上に形成された過渡電圧は、デカップリング経路のインダクタンスを横切って電圧降下を形成し、これらの過渡電圧は、主共通モードEMI干渉源である。
回路基板上のICでは、IC周辺のパワー層は、高周波エネルギーをクリーン出力に提供するディスクリートキャパシタによってリークされたエネルギーの一部を集めることができる優れた高周波コンデンサとみなすことができる。また、良好なパワー層のインダクタンスは小さいので、インダクタンスによって合成された過渡信号も小さく、コモンモードEMIを低減することができる。もちろん、デジタル信号の立ち上がりエッジがより速く、より速くなっているので、パワー層とIC電源ピンとの間の接続は可能な限り短くなければならない。そして、ICパワーピンが位置するパッドに直接接続するのがベストである。これは別々に議論する必要がある。コモンモードEMIを制御するために、パワープレーンはデカップリングを助けなければならず、十分に低いインダクタンスを有する。このパワープレーンは、パワープレーンのよく設計されたペアでなければなりません。誰かが尋ねるかもしれない、どのように良い良いですか?この問題に対する答えは、電源の供給、層間の材料、および動作周波数(すなわち、ICの立ち上がり時間の関数)に依存する。一般的に、パワー層の間隔は6 milであり、層間はFR 4材料であり、平方インチ当たりのパワー層の等価キャパシタンスは約75 pFである。
信号トレースの観点から、良好な積層戦略は、1つまたは複数の層に全ての信号トレースを置くべきであり、これらの層は、パワー層または接地層の隣にある。電源に関しては、電力層が接地層に隣接しており、電力層と接地層との間の距離ができるだけ小さいことが、良好な積層戦略であるべきである。これは我々が「階層化」戦略と呼ぶものです。
の戦略戦略 PCB スタッキングはEMIを遮蔽し抑制する? 次の積層スタッキングスキームは、電源電流が単一層に流れると仮定する, そして、単一の電圧または多重電圧は、同じレイヤーの異なる部分において、分配される. 複数のパワー層の場合については後述する.
4層板
4層のボード設計にはいくつかの潜在的な問題がある。まず、信号層が外側層上にあっても、パワーが高く、接地層が内側層にある場合、厚さ62 mmの従来の4層基板は、パワー層と接地層との間の距離が依然として大きくなっている。
コスト要件が最初の場合は、次の2つの伝統的な4層のボードの選択肢を考慮することができます。これらの2つの解は、EMI抑制の性能を向上させることができるが、基板上の構成要素密度が十分に低く、コンポーネントの周囲に十分な領域が存在する(必要なパワー銅層を配置する)用途に適している。第一は好ましい解決策である。PCBの外側の層はすべて接地層であり、中間の2層は信号/電力層である。信号層上の電源は、電源電流の経路インピーダンスを低くすることができる広い線でルーティングされ、信号マイクロストリップパスのインピーダンスも低い。EMI制御の観点から、これは利用できる最高の4 -層PCB構造です。第2の方法において、外側のレイヤーは電源およびグラウンドを使用する。そして、中間の2つのレイヤーはシグナルを使用する。従来の4層ボードと比較して、改良はより小さく、層間インピーダンスは従来の4層基板と同じくらい貧しかった。トレースインピーダンスを制御したいならば、上記スタッキングスキームは、パワーおよびグラウンド銅アイランドの下にトレースを配置するのに非常に慎重でなければならない。加えて、電源または接地層上の銅アイランドは、DCおよび低周波数接続性を確保するために、できるだけ相互接続されるべきである。
6層板
4層ボード上のコンポーネントの密度が比較的高い場合、6層のボードが最適です。しかし、6層基板設計におけるスタックスキームは、電磁場を遮蔽するのに十分でなく、パワーバスの過渡信号の低減にほとんど効果がない。以下に2つの例を説明する。
第1の例では、電源とグランドはそれぞれ2層目と5層目に配置されている。電源の高い銅インピーダンスのため、コモンモードEMI放射を制御することは非常に好ましくない。しかし,信号インピーダンス制御の観点から,この方法は非常に正しい。第2の実施例では、第3および第4の層にそれぞれ電源およびグランドを配置する。この設計は、電源銅インピーダンスの問題を解決する。第1および第6の層の低い電磁遮蔽性能のために、微分モードEMIは増加する。つの外層上の信号線の数が最小であり、トレース長が非常に短い場合(信号の最高高調波の波長の1/20より短い)、この設計は差動モードEMI問題を解決することができる。領域を銅で外側の層の上に、そして、痕跡なしで領域に塗りつぶしてください、そして、copc - cladされた領域(間隔として1 / 20の波長ごとに)は、特に、微分モードEMIを抑制するのに良いです。前述したように、銅領域と内部接地面とを多点で接続する必要がある。一般的な高性能6層ボード設計は、一般的に接地層として第1及び第6の層を配置し、第3及び第4の層はパワー及びグラウンドに使用される。パワー層と接地層の中間には2つの二重マイクロストリップ信号線層があるので、EMI抑制能力は優れている。この設計の欠点は、2つのルーティング層だけがあるということである。前述したように、外側トレースが短く、銅がトレースレス領域に配置される場合、同じ積層は、従来の6層基板でも達成することができる。別の6層のボードレイアウトは、信号、グランド、信号、電源、グランド、信号は、高度な信号の整合性設計のために必要な環境を実現することができます。信号層は接地層に隣接し、パワー層と接地層は対になっている。明らかに、欠点は、層の不平衡積層である。これは通常製造に支障をきたす。この問題の解決策は、第3層のすべての空白領域を銅で満たすことである。銅が充填された後に、第3の層の銅密度がパワー層または接地層に近い場合、この基板は、構造的にバランスのとれた回路基板として厳密にカウントすることができない。銅充填領域は、電源または接地に接続しなければならない。接続ビア間の距離はまだ1 / 20波長であり、どこにでも接続する必要はないかもしれませんが、理想的な状況下で接続する必要があります。
10層板
多層基板間の絶縁分離層は非常に薄いので、回路基板の10または12層間のインピーダンスは非常に低い。層化と積層に問題がない限り,優れた信号完全性が期待できる。厚さ12 milの12層板を製造することは困難であり,12層板を加工できるメーカは多くない。
マルチパワーレイヤーデザイン
同じ電圧源の2つの電力層が大きな電流を出力する必要がある場合、回路基板は2層の電力層および接地層に配置されるべきである。この場合、絶縁層は、電源および接地レイヤーの各々の間で置かれる。このように、我々は、我々が予想する電流を分ける等しいインピーダンスをもつ2つの一対のパワーバスバーを得ます。パワー層のスタッキングがインピーダンスを不均一にすると、シャントは均一でなく、過渡電圧は非常に大きくなり、EMIは急激に増加する。
回路基板上に異なる値を有する複数の電源電圧がある場合には、それに応じて複数の電源層が必要となる。異なる電源のために彼ら自身の対の電源供給とグランド層をつくってください。上記2つの場合において、回路基板上の一対の電力層及び接地層の位置を決定するとき、バランス構造の製造者の要求を留意する。
厚さ, ビアプロセスとその層数 回路基板 に 回路基板 デザイン are not the key to solving the problem. Excellent layered stacking is to ensure the bypass and decoupling of the パワー bus, and minimize the transient voltage on the power layer or グラウンド layer. And the key to shielding the electromagnetic field of the シグナル and power supply. 理想的に, there should be an insulating isolation layer between the シグナル routing layer and the return グラウンド layer, and the paired layer spacing (or more than one pair) should be as small as possible. これらの基本的な概念と原則に基づきます, a 回路基板 それは常に設計要件を満たすことができる設計されて.