精密PCB製造、高周波PCB、高速PCB、標準PCB、多層PCB、およびPCBアセンブリ。
最も信頼性の高いPCB&PCBAカスタムサービスファクトリー。
PCB技術

PCB技術 - PCB設計における雑音と電磁干渉の低減法

PCB技術

PCB技術 - PCB設計における雑音と電磁干渉の低減法

PCB設計における雑音と電磁干渉の低減法

2021-09-25
View:423
Author:Frank

中で雑音と電磁干渉を減らす方法 PCB設計
どのくらいのノイズノイズと電磁干渉の低減について知っていますか PCB設計?
(1) Low-speed chips can be used instead of high-speed chips. キーチップで高速チップを使用.
(2) A resistor can be connected in series to reduce the jump rate of the upper and lower edges of the control circuit.
(3) Try to provide some form of damping for relays, etc.
(4) Use the lowest frequency clock that meets the system requirements.
(5) The clock generator is as close as possible to the device using the clock. 水晶発振器のシェルは接地されなければならない.
(6) Enclose the clock area with a ground wire and keep the clock wire as short as possible.
(7) The I/oドライブ回路は、可能な限りの端に プリント板, そして、それを残す プリント板 できるだけ早く. 入力した信号 プリント板 フィルタリングすべき, また、高ノイズ領域からの信号もフィルタリングされるべきである. 同時に, 一連の終端抵抗器を用いて信号反射を低減する.
(8) The useless end of MCD should be connected to high, または接地, または出力端, そして、電源接地に接続されなければならない集積回路の端は、接続されなければならない, 浮動小数点以下.

PCBボード

(9) Do not leave the input terminal of the gate circuit that is not in use. 未使用のオペアンプの正入力端子は接地されている, そして、負入力端子は出力端子に接続される.
(10) As far as possible for the プリント板, 高周波信号の外部放出と結合を減らすために、90倍の線の代わりに45倍の線を使ってください.
(11) The プリント板 周波数および電流スイッチング特性に従って分割される, そして、雑音成分および非雑音コンポーネントは、遠く離れていなければならない.
(12) Use single-point power and single-point grounding for single and double panels. 電力線と接地線はできるだけ厚くなければならない. 経済が手頃な価格なら, 電源およびグラウンドの容量性インダクタンスを減らすために多層基板を使用する.
(13) The clock, バス, チップセレクト信号は私から遠く離れているはずです/o行とコネクタ.
(14) The analog voltage input line and reference voltage terminal should be as far away as possible from the digital circuit signal line, 特に時計.
(15) For A/Dデバイス, デジタル部分とアナログ部分は交差するよりむしろ統一される.
(16) The clock line perpendicular to the I/o行はパラレルIよりも干渉が少ない/O行, そして、クロックコンポーネントピンは、私から遠い/oケーブル.
(17) The component pins should be as short as possible, そして、デカップリングコンデンサピンは、できるだけ短くなければなりません.
(18) The key line should be as thick as possible, 両側に保護地を追加する. 高速線は短くまっすぐでなければならない.
(19) Lines sensitive to noise should not be parallel to high-current, 高速スイッチングライン.
(20) Do not route wires under the quartz crystal and under noise-sensitive devices.
(21) For weak signal circuits, 電流ループを形成しない 低周波回路.
(22) Do not form a loop in the signal. それが避けられないならば, ループ面積をできるだけ小さくする.
(23) One decoupling capacitor per integrated circuit. 各電解コンデンサには、小さな高周波バイパスコンデンサを追加しなければならない.
(24) Use large-capacity tantalum capacitors or ju-cool capacitors instead of electrolytic capacitors for circuit charging and discharging energy storage capacitors. 管状コンデンサの使用, ケースは接地されなければならない.