精密PCB製造、高周波PCB、高速PCB、標準PCB、多層PCB、およびPCBアセンブリ。
最も信頼性の高いPCB&PCBAカスタムサービスファクトリー。
PCBA技術

PCBA技術 - PCB設計の8つの誤り

PCBA技術

PCBA技術 - PCB設計の8つの誤り

PCB設計の8つの誤り

2021-09-29
View:402
Author:Frank

誤解1:このボードのPCB設計要件は高くありません, それで、細いワイヤーと自動布を使ってください. 自動配線は大きなPCB領域を占有しなければならない, 同時に, マニュアルの配線穴よりも多くの倍, バッチバッチ製品, PCBメーカー ビジネス要因に加えて要因を考慮した価格, 線幅と穴数, PCBの歩留りとビット数の消費に影響する, 供給元のコストを節約する, また、理由を見つけるために価格を与える.

誤解2:これらのバス信号は、より安全であると感じるために抵抗器によって引かれます。コメント:多くの理由のために信号を上下に巻き上げる必要があります。プルは、単一の入力信号を上下にプルするために抵抗をプルするが、電流は数マイクロアンペアの下にあるが、駆動信号は、電流がミリアンペアに達すると、今では、システムはしばしば32ビットのアドレスデータであり、そこにバスと他の信号を分離した後244 / 245、プルされている可能性があります、抵抗にいくつかのワットの電力消費。

誤解概念3:CPUとFPGAのこれらの未使用のI / Oポートに対処する方法?それを空にして、後でそれについて話しましょう。コメント:未使用のI/Oポートを停止すると、外部からの僅かな干渉が繰り返し発振の入力信号となり、MOSデバイスの消費電力は基本的にゲートフリッピング数に依存する。あなたがそれを引っ張るならば、各々のピンにも電流のmicroperperesがあります、それで、最善の方法は出力(それ以外の他の駆動された信号外の)にそれをセットすることです。

PCBボード

誤植4:FGPAの消費電力は、使用されるフリップフロップの数およびフリップの数に比例しているので、同じFPGAモデルの電力消費は、異なる回路で異なる時間において100の割合で変化することができる。高速でフリップフロップの数を最小化することは、FPGAの消費電力を低減するための基本的な方法である。

誤解5:これらの小さなチップの消費電力は低いです。ABT 16244は負荷なしで1 mA未満を消費するが、そのインデックスは、各ピンが60 mA(例えば数オーム)に対する負荷を駆動することができ、すなわち、完全負荷で60×16=960 mAの最大電力消費を駆動することができる。もちろん、電源電流が強いので、負荷に熱が下がっているだけです。

misconception 6 :メモリにはたくさんの制御信号があるので、OEを使う必要があります。このボードに信号を送ります。コメント:チップ選択が有効であるとき(チップと選択されていない時よりも)、チップ選択が有効であるとき、大部分のメモリの電力消費は100倍以上大きくなるので、可能な限りチップを制御するためにCsを使用し、チップ選択パルスの幅を他の要件が満たされればできるだけ小さくするべきである。

誤解7:これらの信号はどのようにして流されましたか?マッチが良い限り、コメントを削除することができます:いくつかの特定の信号(100 BASE - T、CMLなど)を除いて、オーバーラッシュがあります。信号が非常に大きくない限り、それは必ずしも一致する必要はありません、そして、たとえマッチが最高のマッチでないとしても。TTL出力インピーダンスが50オーム未満、あるいは20オーム未満であれば、そのような大きな一致に抵抗がある場合、電流は非常に大きく、電力消費は許容できず、信号振幅は使用するには小さすぎ、平均出力信号は高レベルの出力及び通常出力時の電気出力の低インピーダンスではなく、正確に一致しない。したがって、オーバーシュートが達成される限り、TTL、LVDS、422および他の信号のマッチングを受け入れることができる。

誤解8:電力消費を減らすことは、ハードウェア人員の問題です、そして、ソフトウェアは何もすることがありません。コメント:ハードウェアはちょうどステージです、しかし、ショーはソフトウェアです。ソフトウェアが外部メモリ(レジスタ変数のより多くの使用、内部キャッシュのより多くの使用など)のアクセス時間を減らすことができるならば、割込み(タイムアップ耐性によって有効に低い割込みは通常、低レベルである)、そして、特定のボードのための他の具体的な手段は消費電力低減に大きな貢献をする。