回路図における共通誤差
( 1 ) ENCレポートピンにアクセス信号がない。
a. 私/O 属性 are 定義 for the ピンs 時 the パッケージ is 作成
コンポーネントが作成されるか、置かれるとき、一貫性のない格子属性は修正されます、そして、ピンと線は接続されません
c .コンポーネントを作成するときは、ピンの方向を反転し、非ピン名の終了を接続する必要があります。
(2)部品は図面境界から出てきた。コンポーネントライブラリのダイアグラム用紙の中央に部品は作られなかった。
(3)作成されたプロジェクトファイルのネットワークテーブルは、部分的にPCBにインポートすることができます:ネットリストが生成されるとき、グローバルは選択されません。
( 4 )自分で作成したコンポーネントを使用する場合は、注釈を使用しないでください。
2. コモン エラー イン PCBボード:
(1) It is レポートed あれ ノード is なしt 発見 時 loadインg the ネットワーク:
図の構成要素はPCBライブラリにないパッケージを使用します
B .図の構成要素は、PCBライブラリ内で矛盾する名前を持つパッケージを使用します
C .図の構成要素は、PCBライブラリ内の矛盾するピン番号を持つパッケージを使用します。例えば、3極:SCHのピン数はE、B、Cであり、PCBのピン番号は1、2、3である。
(2)印刷時に常に1ページに印刷できない。
A . PCBライブラリを作成する際の原点にはありません。
b .コンポーネントは、何度も動かされて、回転しました、そして、PCBボードの境界の外に隠れた性格があります。を選択し、すべての隠し文字を表示するには、PCBを縮小し、境界に文字を移動します。
(3)DRC報告ネットワークはいくつかの部分に分けられる。
このネットワークが接続されていないことを示します。レポートファイルを見て、コネティカットuを使って見つけてください。
さらに、できるだけ多くのブルースクリーンのチャンスを減らすためにWイン 2000を使用して友達を思い出させるファイルのサイズとprotelの凍結のチャンスを減らすために新しいDDBファイルを作るために何度かファイルをエクスポートします。あなたがより複雑なデザインをするならば、自動配線を使わないようにしてください。
イン PCB設計, wirインg is an 重要 ステップ to コンプリート 製品 デザイン. It 缶 ビー said あれ the 前 preparアットions are d一つ for it. イン the 全体 PCB, the wirインg デザイン プロセス is the 大部分 限定, the スキル are the smすべてest, and the ワークロード is the 最大. PCB配線 インcludes sインgle-sided wirインg, 両面 wirインg and 多層 wirインg.
There are also 二つ 道 of 配線: automアットic 配線 and インタラクティブ 配線. 以前 自動 配線, あなた 缶 用途 インタラクティブ プリワイヤード 配線 with 狭窄 要件. The エッジ of the 入力 終わり and the アウトput 終わり should ビー 避ける 隣接する to 並列 to 避ける 反射 干渉.
必要に応じて、接地用の配線を分離する必要があり、隣接する2層の配線を互いに直交させる必要がある。寄生結合は並列に起こり易い。
The 放射線 ソース 伝播する 電磁波 波 to フリー space, and the 二つ ワイヤーs of the インduction 回路 are ライク antennAS, 受信 電磁波 波 and 成形 干渉 カップリング. 時 the 干渉 ソース is クローズ to the 敏感 回路, if the 放射線 ソース hAS ロウ 電圧 and ラージ カレント, the 磁気 フィールド 意志 遊び the メイン 役割 if the 干渉 ソース has 高い 電圧 and 小さい カレント, the 電気 フィールド 意志 遊び the メイン 役割.
For the 干渉 ca用途d そば 放射線, the 伝統的 方法 主に 用途s 遮蔽 techなしlogy to 抑制 the 干渉, and the 遮蔽 効果 is 実現 そば グラウンドインg, and the ポテンシャル 差異 in the 接地 意志 ca用途 新しい 干渉.