巻線の影響の導入の始まりに PCB設計, 巻線と直線に関する質問:同じ物理的長さを持つ2つの伝送線, 直線A, 巻き毛, AとBのどの部分がより大きな遅れを持つでしょう?
高速回路の開発, PCB設計 高速の方向に動いている 高密度PCB. 速度と密度が高いならば, 様々な信号の整合性とEMIの問題が発生します. これも様々につながっている PCB設計 要件, インピーダンス安定性, 同じグループの同じ層, アイソメトリック, など. 今日、私たちは PCB設計 等しい長さに起因する問題, それで, 巻線 PCB設計.
PCB設計、特にDDR 3 / 4 / 5 PCB設計において、信号線が常にあるでしょう。データグループまたはアドレス制御コマンド信号線の各グループは、以下に示すように一定の長さの要件を有する。
PCB設計では、要件が満たされない場合、技術者は最初に巻線を考え、それから多くの巻線方法がある。
巻線方法の問題点は?本研究を完成させるため,試験ボードを特別に製作し,研究対象を10インチ伝送線路として設計した。
一般的に皆は、これが等しい長さであると思います、そして、それは完全に等しい長さです。しかし、その透過特性を測定することによって、測定結果を下記の図に示すように、差がまだ少なく、差が12.73 ps(赤円)であり、巻線が直線伝送よりも速いことがわかる。
この12.7 psは物理的な長さに変換される, 約80ミルです. 80ミルの長さは、経験豊富なエンジニアにとって驚きでなければなりません. 結局, ハードウェアエンジニアは、通常言います:私に長さを与えてください, エラーは2 mil. もちろん, the PCB設計 ここでの実験は10インチです, 通常、多くの配線はそれほど長くない, しかし、本当に非常に長いいくつかの配線があります. しかし, 何, この PCB設計 実験は、物理的な長さが実際にはないことを教えてください PCB設計. これが理由です, 近年, いくつか PCBメーカー 業界では、等しいタイミングを提唱している.
これはなぜですか。その理由は、PCB設計が行われた後、表皮効果と電磁場効果により表面に信号が伝達されるためである。この現象を説明するため,adsのpcb上に巻線部を設計し,電磁(em)シミュレーションを行った。
PCB設計巻線位置においては、比較的タイトなカップリングにおいてフィールド電流密度が比較的大きく、赤色であり、上部(伝送線路に平行)及び伝送線路の中心において電流密度が比較的小さい。信号はエッジの近くに送信され、“高速”信号伝送につながり、より少ない時間(私は皆のためにダイナミックな絵を置くことができました、しかし、私はそれをすることができませんでした)。
上記の解析により、同じ物理的長さについては、巻線の区間の遅延が小さいことを示すことができる。このように、我々は以前に提起された質問に答えることができます。明らかに、Aの遅延はより大きい。
それから、問題は再び設計されます。そして、設計するとき、彼らが異なる「等しい長さ」に遭遇するとき、エンジニアはどうやってPCB設計の良い仕事をしますか?
ファースト, 物理的等長の概念を等時性に変える, 巻きや直線に関係なく, 必要なのは伝送遅延が同じであることです. いくつか PCB設計 tools can use time to express physical length;
第2に、タイミング関係を有する信号線は、巻線を最小化するように、PCB設計中に同じ入力および出力で設計されるべきである
第3に、送電線のあるセクションが本当に巻かれる必要があるならば、巻線の形はより大きいです、そして、波と波の間の距離はより大きいです、あるいは、巻きは直線より長いです、巻きの長さに関しては、私はdon