PCB設計 PCBボード全体で重要です, それは全体の基礎を決定する 回路基板. エディタでは、いくつかの重要なポイントを要約する必要があります PCB設計 参考に.
1 . PCBボードの選択
PCBボードの選択は、会議設計要件と大量生産とコストのバランスを取らなければならない. 設計要件は、電気および機械部品の両方を含む. この物質問題は、通常、非常に重要である 高速PCBボード((GHzより大きい周波数)). 例えば, 一般的に使用されるFR - 4材料, 数GHzの周波数での誘電損失は、信号減衰に大きな影響を及ぼす, 適切でない. 電気に関する限り, 誘電率と誘電損失が設計周波数に適しているかどうか注意を払う.
2 .高周波妨害を避ける
高周波妨害を避けるための基本的な考え方は、クロストーク(クロストーク)と呼ばれる高周波信号の電磁界干渉を最小化することである。あなたは、高速信号とアナログ信号の間の距離を増加させるか、またはアナログ信号の隣に接地ガード/シャントトレースを追加することができますが、また、アナロググラウンドにデジタルグラウンドのノイズ干渉に注意を払うことができます。
3 .信号完全性の問題の解決
信号の完全性は基本的にインピーダンス整合の問題である。インピーダンス整合に影響する要因は、信号源の構造インピーダンス、トレースの特性インピーダンス、負荷端の特性、およびトレースのトポロジを含む。解決策は、配線の終了と調整のトポロジーに依存することである。
差動配線方法の実現
差動対のレイアウトに注意を払う2点がある。一つは、2本のワイヤの長さができるだけ長くなければならないことであり、もう一方は、2つのワイヤ間の距離(距離が差動インピーダンスによって決定される)が一定に保たれなければならないこと、すなわち並列に保たれることである。つの平行な方法があります、1つは2つのワイヤーが同じ側の側で動くということです、そして、もう一方は2つのワイヤーが上下に2つの隣接した層で動くということです。一般的に、前者はよりサイドバイサイドの実装を有する。
(1)出力端子が1つのクロック信号線の場合、差動配線を実現するためには、信号源と受信機の両方とも差動信号である場合には差動配線を用いるのが意味がある。したがって、1つの出力端子のみを有するクロック信号に対して差動配線を使用することはできない。
受信端の差動ライン対間の整合抵抗は、通常、受信端での差動ライン対間の整合抵抗が加算され、その値は差動インピーダンスの値と等しくなければならない。信号品質がよりよくなるこの方法。
(7)差動対の配線は近接して平行でなければならない。差動対の配線は、近接して平行でなければならない。この適切な近接性は、この距離が差動対を設計するための重要なパラメータである差動インピーダンスの値に影響するからである。並列性の必要性はまた、差動インピーダンスの整合性を維持することである。つの線が突然遠く近くにある場合、差動インピーダンスは矛盾しています。そして、それはシグナル完全性とタイミング遅れに影響を及ぼします。