A quali problemi bisogna prestare attenzione quando si utilizzano componenti per la prova PCB
Nella prova di schede ad alta frequenza PCB, i componenti con soglie di tensione ad alta sensibilità dovrebbero essere utilizzati il più possibile sulla premessa di soddisfare i requisiti funzionali del circuito. Perché la sensibilità elettrostatica e di scarica di un circuito dipende dal componente con la soglia di tensione sensibile più bassa nel circuito stampato.1. Limitare la corrente di uscita per evitare l'effetto di blocco dei circuiti CMOS L'effetto lock-in si riferisce all'esistenza di transistor PNP parassitari e transistor NPN sulla struttura interna del circuito CMOS e tra di loro si forma una struttura parassitaria del tiristor PNPN. Questo tipo di struttura di feedback positivo ad incastro può essere innescata da fattori esterni (come la scarica elettrostatica), e la corrente fluirà sul tubo PNP (o tubo NPN), e poi attraverso un altro tubo NPN parassitario (o tubo PNP) per rendere la corrente Amplifica, e a causa del feedback positivo, la corrente sta diventando sempre più grande e infine bruciata. Si può vedere che limitare la corrente in modo che non possa raggiungere il livello di mantenimento dello stato bloccato è uno dei problemi da considerare per i dispositivi CMOS durante la prova PCB. La soluzione comune è quella di utilizzare una resistenza per isolare ogni terminale di uscita dal suo cavo, e utilizzare due diodi di commutazione ad alta velocità per bloccare VDD (potenza di scarico) e VSS (alimentazione sorgente) con il cavo.
2. Utilizzare una rete filtranteA volte è richiesto un lungo cavo di ingresso tra il sistema del circuito CMOS e i contatti meccanici, il che aumenta la possibilità di interferenze elettromagnetiche, e una rete filtrante dovrebbe essere considerata. Allo stesso tempo, le lunghe linee di ingresso sono destinate ad essere accompagnate da più grandi capacità distribuite e induttanze distribuite, che possono facilmente formare oscillazioni LC auto-eccitate, che causeranno la combustione dei diodi della rete di protezione. La soluzione consiste nel collegare una resistenza in serie all'estremità dell'ingresso e la sua resistenza può essere selezionata secondo la formula R=VDD/1mA.3. Rete RC Ove possibile, per i terminali di ingresso sensibili dei dispositivi bipolari, una rete RC composta da una resistenza con un valore di resistenza maggiore e un condensatore di almeno 100pF può essere utilizzata per ridurre l'impatto della scarica elettrostatica.4. Evitare i pin di ingresso galleggianti dei dispositivi CMOS Nella prova della scheda ad alta frequenza PCB, è necessario evitare che l'estremità di ingresso del dispositivo CMOS saldato al circuito stampato rimanga galleggiante. Allo stesso tempo, va notato che tutti i cavi di ingresso ridondanti inutilizzati sul dispositivo CMOS non sono autorizzati a galleggiare. Questo perché una volta sospeso il terminale di ingresso, il potenziale di ingresso sarà in uno stato instabile, che non solo distruggerà la normale relazione logica del circuito, ma causerà facilmente guasti elettrostatici e interferenze di rumore esterno. Il terminale di ingresso ridondante deve essere trattato separatamente in base alla funzione del circuito.