Fabbricazione PCB di precisione, PCB ad alta frequenza, PCB ad alta velocità, PCB standard, PCB multistrato e assemblaggio PCB.
La fabbrica di servizi personalizzati PCB e PCBA più affidabile.
Notizie PCB

Notizie PCB - Otto incomprensioni della progettazione del circuito PCB

Notizie PCB

Notizie PCB - Otto incomprensioni della progettazione del circuito PCB

Otto incomprensioni della progettazione del circuito PCB

2021-11-10
View:624
Author:Kavie

Fenomene 1: I requisiti di progettazione PCB di questa scheda PCB non sono elevati, quindi utilizzare un filo più sottile e sistemarlo automaticamente. Commento: Il cablaggio automatico occuperà inevitabilmente un'area PCB più grande e, allo stesso tempo, produrrà molte volte più vias rispetto al cablaggio manuale. In lotti In un grande prodotto, oltre ai fattori aziendali, i fattori che i produttori di PCB considerano per la riduzione dei prezzi sono la larghezza della linea e il numero di vias, che influenzano rispettivamente la resa del PCB e il numero di punte di trapano consumate, il che risparmia il costo del fornitore e dà anche il taglio di prezzo trovato un motivo.


PCB

Fenomene 2: Questi segnali bus sono tutti tirati da resistenze, quindi mi sento sollevato.


Commento: Ci sono molte ragioni per cui i segnali devono essere tirati su e giù, ma non tutti devono essere tirati. Le resistenze pull-up e pull-down tirano un semplice segnale di ingresso e la corrente è inferiore a decine di microampere, ma quando un segnale guidato viene tirato, la corrente raggiungerà il livello milliampere. Il sistema corrente ha spesso 32 bit di dati di indirizzo ciascuno, e ci possono essere Se il bus isolato 244/245 e altri segnali vengono richiamati, alcuni watt di consumo di energia saranno consumati su queste resistenze.


Fenomeno 3: Come gestire queste porte I/O inutilizzate di CPU e FPGA? Lascialo vuoto prima e ne riparliamo dopo.


Commento: Se la porta I/O inutilizzata viene lasciata fluttuare, può diventare un segnale di ingresso che oscilla ripetutamente con una piccola interferenza dal mondo esterno e il consumo energetico dei dispositivi MOS dipende fondamentalmente dal numero di capovolgimenti del circuito gate. Se viene tirato su, ogni pin avrà anche una corrente microampere, quindi il modo migliore è impostarlo in uscita (naturalmente, nessun altro segnale con la guida può essere collegato all'esterno) Fenomene 4: Questo FPGA ha così tanto rimasto Non si può correre fuori dalle porte, quindi giochiamo fuori. Commento: Il consumo energetico di FGPA è proporzionale al numero di flip-flop utilizzati e al numero di flip, quindi il consumo energetico dello stesso tipo di FPGA in circuiti diversi e orari diversi può essere 100 volte diverso. Ridurre al minimo il numero di infradito per flipping ad alta velocità è il modo fondamentale per ridurre il consumo energetico FPGA.


Fenomeno 5: Il consumo energetico di questi piccoli chip è molto basso, non c'è bisogno di considerare i commenti: è difficile determinare il consumo energetico del chip internamente non complicato, è principalmente determinato dalla corrente sul pin, un ABT16244, consumo energetico senza carico Probabilmente inferiore a 1 mA, ma il suo indicatore è che ogni pin può guidare un carico di 60 mA (come ad esempio abbinare una resistenza di decine di ohm), cioè, il consumo massimo di energia del pieno carico può raggiungere 60 * 16 = 960mA, naturalmente è solo l'alimentazione Con una corrente così grande, tutto il calore cade sul carico.


Fenomeno 6: La memoria ha così tanti segnali di controllo. La mia scheda PCB ha solo bisogno di utilizzare i segnali OE e WE. Il chip select dovrebbe essere messo a terra, in modo che i dati vengano fuori molto più velocemente durante l'operazione di lettura.


Commento: Il consumo energetico della maggior parte delle memorie quando la selezione del chip è valida (indipendentemente da OE e WE) sarà più di 100 volte maggiore di quando la selezione del chip non è valida. Pertanto, CS dovrebbe essere utilizzato per controllare il chip il più possibile e purché siano soddisfatti altri requisiti. È possibile accorciare la larghezza dell'impulso di selezione del chip.


Fenomeno 7: Perché questi segnali stanno esagerando? Finché l'abbinamento è buono, i commenti possono essere eliminati: Tranne per alcuni segnali specifici (come 100BASE-T, CML), c'è overshoot, finché non è molto grande, non ha necessariamente bisogno di essere abbinato, anche se è abbinato, non è necessario abbinare. Best. Ad esempio, l'impedenza di uscita di TTL è inferiore a 50 ohm, e alcuni addirittura 20 ohm. Se viene utilizzata una resistenza di corrispondenza così grande, la corrente sarà molto grande, il consumo energetico sarà inaccettabile e l'ampiezza del segnale sarà troppo piccola per essere utilizzata. Inoltre, l'impedenza di uscita di un segnale generale quando si emette un livello alto e si emette un livello basso non è la stessa e non c'è modo di ottenere una corrispondenza completa. Pertanto, l'abbinamento di TTL, LVDS, 422 e altri segnali può essere accettabile fintanto che viene raggiunto il superamento.


Fenomeno 8: Ridurre il consumo energetico è una questione di personale hardware e non ha nulla a che fare con il software