1. Quelle est la signification de chaque couche de la carte PCB?
Topoverlay - - nom du périphérique supérieur, également appelé sérigraphie supérieure ou légende du composant supérieur, par exemple R1 C5, ic10.
Couverture inférieure identique
Multicouche ----- si vous Concevez un panneau de 4 couches et que vous placez un Plot libre ou un trou de travers et que vous le définissez comme multicanal, ses Plots apparaîtront automatiquement sur les 4 couches. Si vous le définissez uniquement comme couche supérieure, alors il "pad" apparaîtra uniquement dans la couche supérieure.
2. Pour tous les signaux numériques PCB, il y a une source d'horloge 80mhz sur la carte. En plus de l'utilisation d'un treillis métallique (mise à la terre), quel type de circuit devrait être utilisé pour la protection afin d'assurer une capacité de conduite suffisante?
Pour garantir la puissance motrice de l'horloge, qui ne doit pas être réalisée par une protection, une puce de commande d'horloge est généralement utilisée. L'accent général sur les capacités de pilotage d'horloge est dû à plusieurs charges d'horloge. Utilisant la puce de commande d'horloge, convertit un signal d'horloge en plusieurs signaux d'horloge, utilisant une connexion point à point. Lors du choix d'une puce de pilotage, en plus de s'assurer qu'elle correspond de manière basique à la charge, le Front de signal est conforme (généralement l'horloge est un signal actif de front). Lors du calcul de la séquence du système, le retard de l'horloge dans la puce de commande doit être calculé.
3. Quels sont les aspects de la conception, du câblage et de la mise en page des PCB haute fréquence au - dessus de 2G doivent être pris en compte?
Les PCB haute fréquence au - dessus de 2G appartiennent à la conception de circuits RF et ne sont pas couverts par la discussion sur la conception de circuits numériques à grande vitesse. La disposition et le câblage des circuits RF doivent être considérés avec le schéma, car la disposition et le câblage provoquent des effets de distribution. (le cours de formation de conception de PCB à grande vitesse de maiway Technology est maintenant disponible! Les instructeurs d'ingénieurs de première ligne enseignent en personne pour aider les étudiants à apprendre rapidement les compétences de base de la conception cadence Orcad / Allegro à partir de zéro) en outre, Certains éléments passifs dans la conception de circuits RF sont définis par des formes paramétriques et spéciales. La mise en œuvre de feuilles de cuivre nécessite des outils EDA pour fournir des dispositifs paramétriques et éditer des feuilles de cuivre de forme spéciale.
La station de carte mentor a un module de conception RF spécial qui peut répondre à ces exigences. En outre, la conception RF générale nécessite des outils d'analyse de circuits RF spécialisés. Le plus connu dans l'industrie est eesoft d'Agilent, qui a une bonne interface avec les outils de mentor.
4.27m, lignes d'horloge SDRAM (80m - 90m), les deuxième et troisième harmoniques de ces lignes d'horloge se trouvent dans la bande VHF, les hautes fréquences interfèrent beaucoup après leur entrée de la réception. Quel est le meilleur moyen de réduire la longueur de la ligne?
Si le troisième harmonique est plus grand et le deuxième plus petit, c'est probablement parce que le rapport cyclique du signal est de 50%, car dans ce cas, le signal n'a pas d'harmoniques doubles. À ce stade, vous devez modifier le rapport cyclique du signal.
De plus, s'il s'agit d'un signal d'horloge unidirectionnel, l'adaptation en série extrême de la source est généralement utilisée. Cela peut inhiber la réflexion secondaire, mais n'affecte pas le taux de front d'horloge. Vous pouvez utiliser la formule suivante pour obtenir une valeur de correspondance de source.
5. Veuillez recommander le logiciel EDA approprié pour le traitement et la transmission du signal à grande vitesse.
Pour la conception de circuits traditionnels, les Pads d'innoveda sont excellents et il existe un logiciel de simulation adapté, ce type de conception occupant généralement 70% des applications. Lors de la conception de circuits à grande vitesse, de circuits hybrides analogiques et numériques, la solution avec cadence devrait être un logiciel relativement performant et abordable. Bien sûr, mentor fonctionne toujours bien, en particulier avec sa gestion des processus de conception qui devrait être la meilleure.
6. Comment réduire les problèmes EMI en alignant les piles?
Tout d'abord, les perturbations électromagnétiques doivent être prises en compte dans le système. Les PCB seuls ne peuvent pas résoudre ce problème.
Pour l'EMI, l'empilement consiste principalement à fournir au signal le chemin de retour le plus court, à réduire la surface de couplage et à supprimer les interférences de mode différentiel. De plus, la couche de terre est étroitement couplée à la couche de puissance, ce qui est plus exoductile que la couche de puissance et favorise la suppression des interférences de mode commun.
7. Si un panneau de signal d'horloge séparé est utilisé, quel type d'interface est généralement utilisé pour s'assurer que la transmission du signal d'horloge n'est pas affectée?
Plus le signal d'horloge est court, moins l'effet de ligne de transmission est important. L'utilisation d'un panneau de signal d'horloge séparé augmentera la longueur de câblage du signal. Et l'alimentation au sol de la carte unique est également un problème. Si une transmission longue distance est nécessaire, il est recommandé d'utiliser un signal différentiel. Le signal LVDS peut répondre aux exigences de capacité de conduite, mais votre horloge n'est pas trop rapide et n'est pas nécessaire.
8. Quelle est la topologie du câblage?
Topologie, certains sont également appelés ordre de routage. Ordre de câblage des réseaux connectés à l'aide de plusieurs ports.
9. Comment ajuster la topologie de routage pour améliorer l'intégrité du signal?
Cette orientation du signal de réseau est d'autant plus complexe que l'influence de la topologie est différente pour les signaux unidirectionnels, bidirectionnels et de différents types de signaux de niveau, et qu'il est difficile de dire quelle topologie est favorable à la qualité du signal. La topologie à utiliser lors de la pré - simulation est exigeante pour les ingénieurs et nécessite une compréhension du principe du circuit, du type de signal et même de la difficulté de câblage.
10. Pour la conception de PCB à haute fréquence au - dessus de 2G, quelles règles la conception de la microbande devrait - elle suivre?
La conception d'une ligne microbande RF nécessite un outil d'analyse de champ tridimensionnel pour extraire les paramètres de la ligne de transmission. Toutes les règles doivent être spécifiées dans cet outil d'extraction de champ.