¿1. ¿ cómo elegir la herramienta eda?
En el software actual de diseño de pcb, el análisis térmico no es un punto fuerte, por lo que no se recomienda usarlo. para otras funciones 1.3.4, puede elegir Pads o cadence. Buena relación calidad - precio. Los principiantes de diseño PLD pueden usar el entorno integrado proporcionado por los fabricantes de chips PLD y pueden usar herramientas de un solo punto al diseñar más de un millón de puertas.
2. por favor, recomiende el software EDA adecuado para el procesamiento y transmisión de señales de alta velocidad.
Para el diseño tradicional de circuitos, el Pads de innoveda es muy bueno y tiene un software de simulación compatible. este tipo de diseño suele ocupar el 70% de las aplicaciones. Al diseñar circuitos de alta velocidad, circuitos mixtos analógicos y digitales, la solución que utiliza Cadence debe ser un software con mejor rendimiento y precio. Por supuesto, el rendimiento de mentor sigue siendo bueno, especialmente su gestión del proceso de diseño debe ser la mejor. (wang sheng, experto en tecnología de telecomunicaciones de datang)
3. explicación del significado de cada capa de la placa de PCB
Topoverlay - el nombre del dispositivo superior, también conocido como serigrafía superior o leyenda del componente superior, como R1 c5,
Ic10. la cubierta inferior - similar a las capas múltiples - Si diseñas una placa de 4 capas, colocas una almohadilla libre o pasas por el agujero y la defines como una capa múltiple, entonces su almohadilla aparecerá automáticamente en la capa 4, y si solo la defines como la capa superior, entonces su almohadilla solo aparecerá en la capa superior.
¿¿ a qué aspectos hay que prestar atención en el diseño, cableado y diseño de PCB de alta frecuencia por encima de 4.2g?
Los PCB de alta frecuencia por encima del 2G pertenecen al diseño de circuitos de radiofrecuencia y no están dentro del alcance de la discusión del diseño de circuitos digitales de alta velocidad. El diseño y el cableado de los circuitos de radiofrecuencia deben considerarse junto con el esquema, ya que el diseño y el cableado pueden causar efectos de distribución. Además, algunos componentes pasivos en el diseño de circuitos de radiofrecuencia se logran a través de definiciones paramétricas y láminas de cobre en forma especial. Por lo tanto, se necesitan herramientas EDA para proporcionar equipos paramétricos y editar láminas de cobre en forma especial. La estación de tablero de mentor tiene un módulo especial de diseño de radiofrecuencia que puede cumplir con estos requisitos. Además, el diseño general de radiofrecuencia requiere herramientas especiales de análisis de circuitos de radiofrecuencia. El más famoso de la industria es el eesoft de agilent, que tiene una buena interfaz con las herramientas de mentor.
¿5. ¿ qué reglas deben seguirse en el diseño de MICROSTRIP para el diseño de PCB de alta frecuencia por encima de 2g?
El diseño de la línea de MICROSTRIP de radiofrecuencia requiere una herramienta de análisis de campo tridimensional para extraer los parámetros de la línea de transmisión. Todas las reglas deben especificarse en esta herramienta de extracción de campo.
6. para todos los PCB de señales digitales, hay una fuente de reloj de 80 MHz en la placa. ¿Además del uso de malla de alambre (tierra), ¿ qué tipo de circuito se debe utilizar para proteger para garantizar una capacidad de conducción suficiente?
Para garantizar la capacidad de conducción del reloj, no se debe lograr a través de la protección, y generalmente se utiliza el chip de conducción del reloj. La preocupación general por la capacidad de conducción del reloj se debe a múltiples cargas de reloj. Se utiliza un chip de accionamiento de reloj para convertir una señal de reloj en varias señales de reloj, y se utiliza una conexión punto a punto. Al seleccionar el chip de accionamiento, además de asegurarse de que coincide básicamente con la carga, el borde de la señal cumple con los requisitos (generalmente el reloj es una señal válida del borde). Al calcular la cronología del sistema, se debe calcular el retraso del reloj en el chip de accionamiento.
¿7. si se utiliza un tablero de señal de reloj separado, ¿ qué tipo de interfaz se utiliza habitualmente para garantizar que la transmisión de la señal de reloj no se vea afectada?
Cuanto más corta sea la señal del reloj, menor será el efecto de la línea de transmisión. El uso de un tablero de señal de reloj separado aumentará la longitud del cableado de la señal. Y la fuente de alimentación a tierra de la placa única también es un problema. Si se necesita transmisión a larga distancia, se recomienda usar señales diferenciales. La señal LVDS puede cumplir con los requisitos de potencia de conducción, pero su reloj no es muy rápido y no es necesario.
8.27m, línea de reloj SDRAM (80m - 90m). Los armónicos secundarios y terciarios de estas líneas de reloj están exactamente en la banda vhf, y la interferencia de alta frecuencia será grande después de entrar desde el extremo receptor. ¿¿ qué mejor manera de acortar la longitud de la línea?
Si los terceros armónicos son más grandes y los segundos menos, esto puede deberse a que el ciclo de ocupación de la señal es del 50%, ya que en este caso la señal no tiene armónicos pares. En este momento, necesita modificar el ciclo de trabajo de la señal. Además, si se trata de una señal de reloj unidireccional, generalmente se utiliza una coincidencia de serie extrema de origen. Esto puede inhibir el reflejo secundario, pero no afectará la velocidad del borde del reloj. Se puede utilizar la siguiente fórmula para obtener el valor de coincidencia de la Fuente.
¿9. ¿ cuál es la estructura topológica del rastro en el diseño y diseño de pcb?
Algunas topologías también se llaman órdenes de enrutamiento. Orden de enrutamiento para redes de conexión multipuerto.
¿10. ¿ cómo ajustar la topología de enrutamiento para mejorar la integridad de la señal?
Esta dirección de la señal de red es más compleja, porque para las señales unidireccionales, bidireccionales y diferentes tipos de señales, el impacto de la estructura topológica es diferente, y es difícil decir qué estructura topológica es beneficiosa para la calidad de la señal. Al realizar la simulación previa, qué tipo de topología se utiliza es muy exigente para los ingenieros y requiere conocer los principios del circuito, el tipo de señal e incluso la dificultad de cableado.