Qué problemas deben tenerse en cuenta al utilizar componentes Prueba de PCB
En Prueba de PCB de alta frecuencia, Siempre que se cumplan los requisitos funcionales del Circuito, se utilizarán, en la medida de lo posible, componentes con umbrales de alta tensión sensibles.. Debido a que la sensibilidad electrostática y de descarga de la placa de circuito depende del componente con el umbral de tensión más bajo sensible en la placa de circuito.
1.. Limit the output current to avoid the locking effect of CMOS circuit
The lock-in effect refers to the existence of parasitic PNP transistors and NPN transistors on the internal structure of the CMOS circuit, Y la estructura parasitaria del Tiristor pnpn se forma entre ellos.. This kind of interlocking positive feedback structure may be triggered by external factors (such as electrostatic discharge), and current will flow on the PNP tube (or NPN tube), and then through another parasitic NPN tube (or PNP tube) to make the current Amplify, Debido a la retroalimentación positiva, La corriente eléctrica se hace más y más fuerte y finalmente se quema.. Se puede ver que la limitación de la corriente para que no pueda alcanzar el nivel de mantenimiento del Estado de bloqueo es una de las consideraciones de los dispositivos CMOS cuando: Prueba de PCB.
La solución común es utilizar resistencias para aislar cada terminal de salida de su cable, and use two high-speed switching diodes to clamp to VDD (drain power) and VSS (source power) with the cable. .
2.. Use a filter network
Sometimes a long input cable is required between the CMOS circuit system and the mechanical contacts, Esto aumenta la probabilidad de interferencia electromagnética, Debe tenerse en cuenta la red de filtrado. Al mismo tiempo, La línea de entrada larga debe ir acompañada de una gran Capacitancia distribuida e Inductancia distribuida, La oscilación auto - excitada LC se puede formar fácilmente., Esto causará que los diodos de la red de protección se quemen. La solución es conectar una resistencia en serie en la entrada, Y su resistencia se puede seleccionar de acuerdo con la fórmula R = vdd/1 ma.
3.. RC network
Where feasible, Terminales de entrada sensibles para dispositivos bipolares, La red RC compuesta por resistencias de mayor resistencia y condensadores de al menos 100 PF se puede utilizar para reducir el efecto de la Descarga electrostática.
4.. Avoid floating input pins of CMOS devices
In the Prueba de PCB de alta frecuencia, Es necesario evitar la soldadura de la entrada del dispositivo CMOS a PCB circuit board De la flotación. Al mismo tiempo, Tenga en cuenta que todos los cables de entrada redundantes no utilizados en dispositivos CMOS no pueden flotar. Esto se debe a que una vez que el terminal de entrada está suspendido, El potencial de entrada será inestable, Esto no sólo destruye las relaciones lógicas normales del circuito, Además, es fácil causar descomposición electrostática e interferencia acústica externa.. Los terminales de entrada redundantes se tratarán por separado de acuerdo con la función del circuito..