Какие вопросы следует учитывать при коррекции схема платы
В образцах высокочастотных пластин схема платы,по мере возможности,должны использоваться элементы с высоким порогом напряжения чувствительности при выполнении функциональных требований схемы.Это связано с тем,что электростатическая и разрядная чувствительность плат зависит от минимального порогового напряжения чувствительности в печатных плат.
Ограничьте выходной ток,чтобы избежать блокировки схемы CMOS
Эффект блокировки относится к наличию паразитических транзисторов PNP и NPN во внутренней структуре схемы CMOS,méjdunimi.Эта взаимосвязанная структура положительной обратной связи может быть вызвана внешними факторами (например,статическим разрядом),где ток течет по трубке PNP (или трубке NPN),а затем усиливает ток через другую паразитную трубку NPN (или трубку PNP),Это хороший пример.Можно видеть,что ограничение тока для того,чтобы он не мог достичь уровня блокировки,является одной из проблем,которые должны учитываться устройствами CMOS при проверке печатных плат.
общее решение заключается в том, чтобы использовать резистор для изоляции каждого выходного зажима от кабеля,И использовать два высокоскоростных переключателя диода и кабеля для фиксации в VDD (источник утечки) и VSS (источник питания).
Использование сети фильтров
Иногда требуется длинный входной кабель между системой CMOS и механическим контактом,это увеличивает возможность электромагнитных помех,следует рассмотреть фильтрующую сеть. одновременно,Длинные входные линии должны сопровождаться большими распределенными конденсаторами и распределенной индуктивностью,легко образуется автоколебание LC,Это приведет к сгоранию диодов,защищающих сеть.Решение заключается в последовательном соединении резистора на входе,Сопротивление можно выбрать по формуле R = VDD / 1mA.
Сеть RC
Когда это возможно,чувствительные входные зажимы для биполярных устройств,РК - сеть, состоящая из резисторов с более высоким сопротивлением и конденсаторов по меньшей мере 100pf,может использоваться для смягчения последствий электростатического разряда.
Избегайте плавающих входных выводов для устройств CMOS
Коррекция высокочастотных схема платы,необходимо избегать приваривания входных концов устройства CMOS печатная плата Из плавающего.одновременно,Следует отметить, что все неиспользованные резервные входные провода на устройствах CMOS не допускаются к плаванию.Это потому,что как только ввод будет висеть,Входной потенциал будет нестабильным,Это не только нарушит нормальные логические отношения цепи,Кроме того,он может вызвать электростатические пробои и внешние шумовые помехи. избыточный входной конец должен обрабатываться отдельно по функциям цепи.