Pembuatan PCB Ketepatan, PCB Frekuensi Tinggi, PCB Berkelajuan Tinggi, PCB Berbilang Lapisan dan Pemasangan PCB.
Kilang perkhidmatan tersuai PCB & PCBA yang paling boleh dipercayai.
Teknik PCB

Teknik PCB - Cara untuk meningkatkan efisiensi dalam rancangan papan PCB

Teknik PCB

Teknik PCB - Cara untuk meningkatkan efisiensi dalam rancangan papan PCB

Cara untuk meningkatkan efisiensi dalam rancangan papan PCB

2021-09-27
View:510
Author:Jack

Rancangan papan PCB adalah tugas kritik dan memakan masa. Setiap masalah yang muncul memerlukan jurutera PCB untuk memeriksa keseluruhan reka papan PCB pada asas rangkaian per komponen. Ia boleh dikatakan bahawa tahap perhatian yang diperlukan untuk desain papan PCB tidak kurang dari desain cip. Proses reka papan PCB biasa terdiri dari langkah-langkah berikut: · Tiga langkah pertama mengambil masa yang paling lama, kerana pemeriksaan skematik PCB adalah proses manual. Bayangkan papan SoC dengan 1,000 atau lebih sambungan. Memeriksa setiap sambungan secara manual adalah tugas yang membosankan. Sebenarnya, hampir mustahil untuk memeriksa setiap sambungan, yang akan membawa kepada masalah dengan papan PCB akhir, seperti sambungan yang salah, nod yang mengapung, dll.


Ralat papan PCB

Tahap penangkapan skematik PCB secara umum menghadapi jenis masalah berikut:Ralat garis bawah: seperti isu APLLVDD dan APLL_VDDCapitalization: seperti VDDE dan vdde, ralat ejaan, isu sirkuit pendek isyarat, dll. Untuk mengelakkan ralat ini, sepatutnya ada cara untuk memeriksa skematik PCB lengkap dalam beberapa saat. Kaedah ini boleh diselesaikan dengan simulasi skema PCB, dan simulasi skema PCB jarang dilihat dalam proses desain papan sirkuit semasa. Melalui simulasi skematik PCB, keputusan output akhir boleh dilihat pada nod yang diperlukan, jadi ia boleh periksa semua masalah sambungan secara automatik. Berikut dijelaskan melalui contoh projek. Pertimbangkan diagram blok biasa papan PCB: Dalam reka papan PCB kompleks, bilangan wayar mungkin mencapai ribuan, dan jumlah perubahan yang sangat kecil mungkin membuang banyak masa untuk diperiksa. Simulasi skematik tidak hanya boleh menyimpan masa desain, tetapi juga meningkatkan kualiti papan sirkuit dan meningkatkan efisiensi seluruh proses.

DUT biasa mempunyai isyarat berikut: Peranti yang sedang diuji akan mempunyai berbeza isyarat selepas beberapa pra-penyesuaian, dan terdapat berbeza modul, seperti pengatur tegangan, penyembah operasi, dll., untuk penyesuaian isyarat. Pertimbangkan contoh isyarat bekalan kuasa yang diperoleh oleh pengatur tenaga:

Untuk mengesahkan hubungan sambungan dan melakukan pemeriksaan keseluruhan, simulasi skematik digunakan. Simulasi skematik terdiri dari penciptaan skematik, penciptaan platform ujian dan simulasi. Semasa mencipta platform ujian, isyarat kegembiraan diberikan kepada terminal input yang diperlukan, dan kemudian hasil output diawasi pada titik isyarat yang menarik minat. Proses di atas boleh dicapai dengan menyambung sonda ke nod yang hendak dilihat. Tengah nod dan bentuk gelombang boleh menunjukkan sama ada ada ralat dalam skema. Semua sambungan isyarat semak secara automatik. Dengan bantuan simulasi, kita boleh terus mengamati keputusan untuk mengesahkan sama ada diagram skematik papan PCB betul. Selain itu, dengan menyesuaikan dengan hati-hati isyarat atau nilai komponen, ia juga mungkin untuk menyelidiki perubahan reka papan PCB. Oleh itu, simulasi skematik boleh menyimpan banyak masa untuk reka papan sirkuit dan staf pemeriksaan, dan meningkatkan ketepatan reka papan sirkuit.