Semakin banyak pembuat memerlukan pengendalian jejak DC pada papan PCB dinyatakan. Berikut menjelaskan alasan untuk menentukan dan mengawal pengendalian jejak DC dari sudut pandang desainer...
1. Tingkatkan kereta kuasa
Ia menunjukkan bahawa desainer memilih kereta kuasa lagi apabila tidak cukup lapisan. Dipasang dengan peningkatan dalam sirkuit logik tenaga rendah, perlu menentukan perlawanan siri kereta kuasa ini, kerana dalam persekitaran tenaga rendah, walaupun had toleransi bekalan kuasa adalah sama dalam %, nilai milivolt sebenar telah dikurangi sebelum kesilapan berlaku. NS.
2. Beberapa papan laluan gelombang mikro PCB mempunyai kesalahan bahawa laluan tidak boleh disambung...
Fenomen ini lebih umum pada tahap awal penggunaan, kerana impedance jejak melalui laluan microwave lebih tinggi daripada dijangka.
3 pembuat PCB mengawal penghalang dengan mengubah lebar baris
Kaedah ini adalah kaedah biasa yang digunakan oleh penghasil PCB. Semakin tipis garis, semakin kecil lebar garis, peningkatan garis transmisi akan meningkat, dan masa naik juga akan dikurangi.
4. Penjana mahu mengurangkan EMC dengan mengurangkan kandungan harmonik frekuensi tinggi
Orang menggunakan pengendalian keseluruhan inherent jejak tipis untuk "menghapuskan" harmonik frekuensi tinggi jam atau garis data kelajuan tinggi untuk memastikan bahawa produk mematuhi peraturan EMC.
5. Tidak hanya jejak semakin kurus, tetapi juga:
Tenderasi ialah menggunakan 1/4 ons tembaga (0.35 per ribu inci), dan pengurangan saiz geometrik tidak dapat dihindari untuk pengurangan perlawanan siri.
6. Sebab pengurangan tenaga bekalan kuasa dan ambang sirkuit logik berkaitan
-1 volt bukan tekanan biasa, tetapi ia boleh mengurangi bunyi. Terutama apabila pemproses dan peralatan ketepatan semasa tinggi akan melukis beberapa amper semasa bekalan kuasa.
7. Kedua-dua LVDS dan Gigabit Ethernet mengandungi garis penghantaran dihentikan DC
Terlalu tinggi pengendalian jejak boleh menyebabkan masalah corak biasa dalam penerima.
8. Sambungan siri jejak ketepatan akan sangat mengurangkan isyarat
Jika pengendalian jejak terlalu tinggi, jejak ketepatan panjang seperti LVDS dan Gigabit Ethernet dan bas berantai kelajuan tinggi akan sangat mengurangkan isyarat.
9. OEMS utama mempunyai permintaan seperti itu!
-3mm (75 mikron) dan jejak pendek
10. Keperlawanan jejak tertentu akan mengurangi semasa yang masuk
Dalam aplikasi kad PC yang boleh ditukar panas, kaedah ini adalah salah satu daripada banyak cara untuk menggunakan perlawanan yang ada untuk mengurangi aliran semasa. Tujuan adalah untuk mencapai fungsi praktik melalui kaedah kosong rendah tanpa menambah komponen fizik. Kaedah lain termasuk perasaan menukar aplikasi bekalan kuasa. Keukuran resistensi, atau jejak pemanasan dalam aplikasi suhu rendah.
11. Kemampuan desainer untuk simulasi prestasi telah berkembang
Jika and a ingin mendapatkan Rdc yang masuk akal dalam produk selesai, anda mesti nyatakan Rdc dalam alat pemodelan dan simulasi.
12. Dalam bidang komunikasi bimbit
Dalam rancangan dengan saiz dan keterangan ruang, terutama rancangan antena, dc impedance sangat penting.
Ringkasan
Penjana bekalan tenaga mesti selalu memperhatikan impedance DC. Kelajuan operasi papan PCB yang semakin meningkat, dimensi geometri yang berkurang dan tenaga bekalan kuasa membuat DC menghalangi kaedah utama untuk mengurangi pengendalian dalam rekaan papan PCB kelajuan tinggi. Dalam beberapa kes ia berguna untuk mengurangi impedance (contohnya: EMC), tetapi dalam kebanyakan kes ia akan mengatasi kelajuan operasi maksimum dan panjang baris. Memahami perubahan impedance dan output sebenar akan membantu desain desainer.